Bài giảng Bộ nhớ bán dẫn
Số trang: 15
Loại file: pdf
Dung lượng: 487.73 KB
Lượt xem: 15
Lượt tải: 0
Xem trước 2 trang đầu tiên của tài liệu này:
Thông tin tài liệu:
Cùng nắm kiến thức trong bài giảng "Bộ nhớ bán dẫn" thông qua việc tìm hiểu nội dung các bài sau: bài 1 nguyên lý bộ nhớ bán dẫn, bài 2 phân loại vi mạch nhớ. Mời các bạn cùng tham khảo để nắm kiến thức được trình bày trong bài giảng này.
Nội dung trích xuất từ tài liệu:
Bài giảng Bộ nhớ bán dẫnCH NG 2: B NH BÁN D NBÀI 1: Nguyên lý b nh bán d n2: B BÁN D NNHBài 1: Nguyên lý b nh bán d n1Ph n t• M t ph n t nhnhn có c u tn:2: B BÁN D NNHBài 1: Nguyên lý b nh bán d n2Ph n t• •nhn (ti p)y kéoHai transzitor T3, T4 t o thành m t m óng vai trò kh i nh logic 0 ho c 1.2: B BÁN D NNHBài 1: Nguyên lý b nh bán d n3Ph n t•nhn (ti p)• • • •u khi n “cho phép” vào/ra d li u, các c a vào và 2 c p “khóa” Tx, Ty n i ti p, t o thành khâu AND. Các c a vào và ra ch c m khi c X và Y có m c 1“. N um u vào X ho c y b ng “0” thì ph n t nh s b “khoá”. X và Y s xá a ch to hàng và c t c a ph n t nh xá nh “ a ch ” D li u ghi vào t ‘DI’ và ó c ra t ‘DO’ b o.2: B BÁN D NNHBài 1: Nguyên lý b nh bán d n4Ph n tnhn (ti p)2: B BÁN D NNHBài 1: Nguyên lý b nh bán d n5Ph n t• •nhn (ti p)c l p thì b sung các b o t ‘DI’ sang ‘DO’.u khi n ph n t nh có th cm vào và ra. B m vào là b “bù” l i l2: B BÁN D NNHBài 1: Nguyên lý b nh bán d n6Ph n tTrình t• Trình t– – – – – – chnhu khi n các quá trì• Trình t– – – – –n (ti p)c/ghi:u khi n “ c ra”:u khi n “ghi vào”:t X và Y = “1” m “khóa” – a ch . t d li u c n ghi và u vào d li u ‘Data’. Phát l nh “ghi”: h WR xu ng m c “0” Tr d li u nh T t l nh “ghi” – tr WR v m c “1” i X, Y - chuy a ch khác – n u c nt X và Y = “1” m “khóa” – ch a ch . Phát l nh “ c”: h RD xu ng m c “0” Tr d li u nh T t l nh “ c” – tr RD v m c “1” i X, Y - chuy a ch khác – n u c n2: B BÁN D NNHBài 1: Nguyên lý b nh bán d n7M ng nh• Trong th c t , b nh c n ph i:– Ch c nhi u d li u c n nhi u ô nh ( memory cell) – M i ô nh ph i có v trí riêng – a ch (address) – Ch c d li u ph c t p dài d li u l n m i ô nh ph i có nhi u bit. – M t b nh g m nhi u ô nh , m i ô nh g m nhi u bit t o thành m ng nh (memory array)2: B BÁN D NNHBài 1: Nguyên lý b nh bán d n8Ghép “d n kênh” hai ph n t nhKhi truy c p m ng nh ch có: ho c (X0 = 1 và Y0 = 1) ho c (X1 = 1 và Y1 = 1) Ho c không cell nào ghép v i b2: B BÁN D N NH0 1c “ghép” v i b c “ghép” v i b mm vào/ra m vào/raBài 1: Nguyên lý b nh bán d n9Ghép “song song” hai ph n t nhKhi truy c p (X0 = 1 và Y0 = 1) c Bit 0 và b it 1 c a Cell 0 c “ghép” v ib m vào/ra: Bit 0 c “ghép) v i ng d li u D0 Bit 1 c “ghép) v i ng d li u D1 Các b khi n chung: uCùng “ghi vào” ho c cùng “ c ra”.2: B BÁN D NNHBài 1: Nguyên lý b nh bán d n10
Nội dung trích xuất từ tài liệu:
Bài giảng Bộ nhớ bán dẫnCH NG 2: B NH BÁN D NBÀI 1: Nguyên lý b nh bán d n2: B BÁN D NNHBài 1: Nguyên lý b nh bán d n1Ph n t• M t ph n t nhnhn có c u tn:2: B BÁN D NNHBài 1: Nguyên lý b nh bán d n2Ph n t• •nhn (ti p)y kéoHai transzitor T3, T4 t o thành m t m óng vai trò kh i nh logic 0 ho c 1.2: B BÁN D NNHBài 1: Nguyên lý b nh bán d n3Ph n t•nhn (ti p)• • • •u khi n “cho phép” vào/ra d li u, các c a vào và 2 c p “khóa” Tx, Ty n i ti p, t o thành khâu AND. Các c a vào và ra ch c m khi c X và Y có m c 1“. N um u vào X ho c y b ng “0” thì ph n t nh s b “khoá”. X và Y s xá a ch to hàng và c t c a ph n t nh xá nh “ a ch ” D li u ghi vào t ‘DI’ và ó c ra t ‘DO’ b o.2: B BÁN D NNHBài 1: Nguyên lý b nh bán d n4Ph n tnhn (ti p)2: B BÁN D NNHBài 1: Nguyên lý b nh bán d n5Ph n t• •nhn (ti p)c l p thì b sung các b o t ‘DI’ sang ‘DO’.u khi n ph n t nh có th cm vào và ra. B m vào là b “bù” l i l2: B BÁN D NNHBài 1: Nguyên lý b nh bán d n6Ph n tTrình t• Trình t– – – – – – chnhu khi n các quá trì• Trình t– – – – –n (ti p)c/ghi:u khi n “ c ra”:u khi n “ghi vào”:t X và Y = “1” m “khóa” – a ch . t d li u c n ghi và u vào d li u ‘Data’. Phát l nh “ghi”: h WR xu ng m c “0” Tr d li u nh T t l nh “ghi” – tr WR v m c “1” i X, Y - chuy a ch khác – n u c nt X và Y = “1” m “khóa” – ch a ch . Phát l nh “ c”: h RD xu ng m c “0” Tr d li u nh T t l nh “ c” – tr RD v m c “1” i X, Y - chuy a ch khác – n u c n2: B BÁN D NNHBài 1: Nguyên lý b nh bán d n7M ng nh• Trong th c t , b nh c n ph i:– Ch c nhi u d li u c n nhi u ô nh ( memory cell) – M i ô nh ph i có v trí riêng – a ch (address) – Ch c d li u ph c t p dài d li u l n m i ô nh ph i có nhi u bit. – M t b nh g m nhi u ô nh , m i ô nh g m nhi u bit t o thành m ng nh (memory array)2: B BÁN D NNHBài 1: Nguyên lý b nh bán d n8Ghép “d n kênh” hai ph n t nhKhi truy c p m ng nh ch có: ho c (X0 = 1 và Y0 = 1) ho c (X1 = 1 và Y1 = 1) Ho c không cell nào ghép v i b2: B BÁN D N NH0 1c “ghép” v i b c “ghép” v i b mm vào/ra m vào/raBài 1: Nguyên lý b nh bán d n9Ghép “song song” hai ph n t nhKhi truy c p (X0 = 1 và Y0 = 1) c Bit 0 và b it 1 c a Cell 0 c “ghép” v ib m vào/ra: Bit 0 c “ghép) v i ng d li u D0 Bit 1 c “ghép) v i ng d li u D1 Các b khi n chung: uCùng “ghi vào” ho c cùng “ c ra”.2: B BÁN D NNHBài 1: Nguyên lý b nh bán d n10
Tìm kiếm theo từ khóa liên quan:
Xử lý tín hiệu số Hệ thống viễn thông Bộ nhớ bán dẫn Nguyên lý bộ nhớ bán dẫn Phân loại vi mạch nhớ Vi mạch nhớGợi ý tài liệu liên quan:
-
Tập bài giảng Xử lý tín hiệu số
262 trang 247 0 0 -
Xử lý tín hiệu số và Matlab: Phần 1
142 trang 163 0 0 -
Đồ án tốt nghiệp Điện tử viễn thông: Nghiên cứu bộ lọc tuyến tính tối ưu
75 trang 96 0 0 -
Giáo trình Vi xử lý: Phần 1 - Phạm Quang Trí
122 trang 85 0 0 -
Giáo trình Xử lý tín hiệu số - Đại học Công Nghệ Đại học Quốc Gia Hà Nội
273 trang 78 0 0 -
Bài giảng Tín hiệu và hệ thống - Hoàng Minh Sơn
57 trang 57 0 0 -
Giáo trình Xử lý tín hiệu số: Phần 2 - Đại học Thủy Lợi
179 trang 55 0 0 -
Giáo trình Khai thác thiết bị vô tuyến điện hàng hải trên tàu cá
139 trang 54 0 0 -
Giáo trình Hệ thống viễn thông: Phần 2
165 trang 49 0 0 -
Kỹ thuật xử lý tín hiệu số và lọc số (Tập 1: Chương trình cơ bản): Phần 2
139 trang 43 0 0