Bài giảng Kỹ thuật Vi xử lý: Chương 5 - Nguyễn Thị Quỳnh Hoa
Số trang: 56
Loại file: pdf
Dung lượng: 1.40 MB
Lượt xem: 11
Lượt tải: 0
Xem trước 6 trang đầu tiên của tài liệu này:
Thông tin tài liệu:
Bài giảng Kỹ thuật Vi xử lý: Chương 5 Tổ chức vào ra dữ liệu, cung cấp cho người học những kiến thức như: Sơ đồ chân tín hiệu; Một số mạch phụ trợ; Nối ghép với bộ nhớ; Nối ghép với thiết bị vào ra. Mời các bạn cùng tham khảo!
Nội dung trích xuất từ tài liệu:
Bài giảng Kỹ thuật Vi xử lý: Chương 5 - Nguyễn Thị Quỳnh HoaChương 5 :TỔ CHỨC VÀO RA DỮ LIỆU • Sơ đồ chân tín hiệu • Một số mạch phụ trợ • Nối ghép với bộ nhớ • Nối ghép với thiết bị vào ra RD[O]:Tín 4.1.Sơ đồ chân tín hiệuAD7 - AD0 [I/O] :chân dồn kênhcho tín hiệu phần thấp của bus địa hiệ u chochỉ và dữ liệu (ALE=1 chân có tín phế p đọ c khihiệ u địa chỉ) RD=0 choA15-A8 [O]: Là các bit phà n cao phế p nhạ n dlcủa bus địa chỉ S4 S3 Chu kỳ hoạt động MN/MX[I]: chan điề u NMI[I]:Tín hiệ u yêu cà u 0 0 truy READY[I]:Tí cập dl đoạn khiể n hoạ t đo n ̣ mở rộng ng củ a ngá t khong chê được 0 1 truy hiê cập̣ u dl CPU bá thêo ođoạn chochế ngăn đọ xếp 1 0 truy CPU cập biế t tìnmã đoạn min/max h hoặc không trạ ng sã n sà ng 1 1 truy củ cập đoạn dl a cá c TBNV hoạ c củ a bọ nhớ RESET[I]:Tín INTR[I]:Tín hiệ u rêsêt lạ i hiệ u yêu A16/S38088– A19/S6 [O] :chan dò n cà u ngá t kênh củ a địa chỉ phà n cao củ a tín chê được. Vcc[I]:Cha GND[O]:2 n hiệ u trạ ng thá i. (ALE=1 chan là tín TEST[I]:CPU nguò cha n nnguò n sễ chờ hiệ CLK[I]:Tí u địa chỉ)n đế n khi TEST=0 hiệ u xung mơnó́ iithư vợ́ic0v hiệ n lệ nh đò ng hò tiế p thêoSơ đồ chân 8088/8086Chế độ Min/Max• Ảnh hưởng tới các chân 24-31• Chế độ Min: – Các chân 24-31 là các tín hiệu đk I/O và bộ nhớ – Các tín hiệu đk đều từ 8088/8086• Chế độ Max: – Một số tín hiệu đk được tạo ra từ ngoài – Một số chân có thêm chức năng mới – Sử dụng bộ đồng xử lý toán 8087Chế độ Min WR[O]: tác động ở mức thấp cho phépraghi ALE[O]:ngõ IO/M[O]:phân ITNA[O]:INTA=0 tácvào biệt động trạng báo bộ mức nhớ DT/R[O]: thái cho caohoặc CPU mạch đểbên xác truy thiết cài tínbịhiệu định cập ngoài chiều bộ DEN[O]:thông vào địa ra HOLD[I]:yêu chỉ haytrên truyền nhớ biết CPU dữ bus đãliệu vào báo cầu đa ...
Nội dung trích xuất từ tài liệu:
Bài giảng Kỹ thuật Vi xử lý: Chương 5 - Nguyễn Thị Quỳnh HoaChương 5 :TỔ CHỨC VÀO RA DỮ LIỆU • Sơ đồ chân tín hiệu • Một số mạch phụ trợ • Nối ghép với bộ nhớ • Nối ghép với thiết bị vào ra RD[O]:Tín 4.1.Sơ đồ chân tín hiệuAD7 - AD0 [I/O] :chân dồn kênhcho tín hiệu phần thấp của bus địa hiệ u chochỉ và dữ liệu (ALE=1 chân có tín phế p đọ c khihiệ u địa chỉ) RD=0 choA15-A8 [O]: Là các bit phà n cao phế p nhạ n dlcủa bus địa chỉ S4 S3 Chu kỳ hoạt động MN/MX[I]: chan điề u NMI[I]:Tín hiệ u yêu cà u 0 0 truy READY[I]:Tí cập dl đoạn khiể n hoạ t đo n ̣ mở rộng ng củ a ngá t khong chê được 0 1 truy hiê cập̣ u dl CPU bá thêo ođoạn chochế ngăn đọ xếp 1 0 truy CPU cập biế t tìnmã đoạn min/max h hoặc không trạ ng sã n sà ng 1 1 truy củ cập đoạn dl a cá c TBNV hoạ c củ a bọ nhớ RESET[I]:Tín INTR[I]:Tín hiệ u rêsêt lạ i hiệ u yêu A16/S38088– A19/S6 [O] :chan dò n cà u ngá t kênh củ a địa chỉ phà n cao củ a tín chê được. Vcc[I]:Cha GND[O]:2 n hiệ u trạ ng thá i. (ALE=1 chan là tín TEST[I]:CPU nguò cha n nnguò n sễ chờ hiệ CLK[I]:Tí u địa chỉ)n đế n khi TEST=0 hiệ u xung mơnó́ iithư vợ́ic0v hiệ n lệ nh đò ng hò tiế p thêoSơ đồ chân 8088/8086Chế độ Min/Max• Ảnh hưởng tới các chân 24-31• Chế độ Min: – Các chân 24-31 là các tín hiệu đk I/O và bộ nhớ – Các tín hiệu đk đều từ 8088/8086• Chế độ Max: – Một số tín hiệu đk được tạo ra từ ngoài – Một số chân có thêm chức năng mới – Sử dụng bộ đồng xử lý toán 8087Chế độ Min WR[O]: tác động ở mức thấp cho phépraghi ALE[O]:ngõ IO/M[O]:phân ITNA[O]:INTA=0 tácvào biệt động trạng báo bộ mức nhớ DT/R[O]: thái cho caohoặc CPU mạch đểbên xác truy thiết cài tínbịhiệu định cập ngoài chiều bộ DEN[O]:thông vào địa ra HOLD[I]:yêu chỉ haytrên truyền nhớ biết CPU dữ bus đãliệu vào báo cầu đa ...
Tìm kiếm theo từ khóa liên quan:
Bài giảng Kỹ thuật vi xử lý Kỹ thuật vi xử lý Vi xử lý Mạch điều khiển bus 8288 Mạch tạo xung nhịpGợi ý tài liệu liên quan:
-
Đề cương chi tiết học phần Vi xử lý
12 trang 282 0 0 -
Báo cáo môn học vi xử lý: Khai thác phần mềm Proteus trong mô phỏng điều khiển
33 trang 172 0 0 -
Báo cáo môn Vi xử lý - TÌM HIỂU VỀ CÁC BỘ VI XỬ LÝ XEON CỦA INTEL
85 trang 151 0 0 -
Báo cáo bài tập lớn môn Kỹ thuật vi xử lý: Thiết kế mạch quang báo - ĐH Bách khoa Hà Nội
31 trang 131 0 0 -
Bài tập lớn môn Vi xử lý, vi điều khiển: Thiết kế bộ điều khiển tốc độ của động cơ điện một chiều
27 trang 114 0 0 -
Báo cáo thực tập ngành: Máy điện, khí cụ điện, truyền động điện, kỹ thuật vi xử lý
95 trang 105 0 0 -
Bài tập lớn Vi xử lý: Thiết kế môn học Đèn LED đơn ghép thành đèn quảng cáo
15 trang 104 0 0 -
Giáo trình Vi xử lý: Phần 1 - Phạm Quang Trí
122 trang 77 0 0 -
Đề tài : ĐIỀU KHIỂN CHUYỂN ĐỘNG RÔBÔT BẰNG ĐỘNG CƠ BƯỚC
23 trang 62 0 0 -
Điều khiển số (Digital Control Systems) - ĐH Bách Khoa Hà Nội
110 trang 55 0 0