Bài giảng Thiết kế logic số (VLSI Design): Chương IV/4.2
Số trang: 23
Loại file: pptx
Dung lượng: 571.10 KB
Lượt xem: 12
Lượt tải: 0
Xem trước 3 trang đầu tiên của tài liệu này:
Thông tin tài liệu:
Bài giảng Thiết kế logic số (VLSI Design) - Chương IV: Thiết kế mạch số trên FPGS trình bày phần 4.2, giới thiệu với người học các nội dung về interconnect, dedicated multiplier, dedicated block RAMDCM,...Đây là tài liệu tham khảo hữu ích cho bạn đọc nghiên cứu và học tập chuyên ngành Điện - Điện tử.
Nội dung trích xuất từ tài liệu:
Bài giảng Thiết kế logic số (VLSI Design): Chương IV/4.2 Thiếtkếlogicsố (VLSIdesign)BộmônKTXung,số,VXLquangkien82@gmail.comhttps://sites.google.com/site/bmvixuly/thietkelogicso08/2012 Mụcđích&nộidung • Mụcđích • KiếntrúctổngquanvàKiếntrúcXilinxFPGA • QuytrìnhthiếtkếtrênFPGAXilinxISE • Nộidung • IOBuffer • Interconnect • DedicatedMultiplier • DedicatedblockRAM • DCM • QuytrìnhthiếtkếtrênFPGA • Vídụkhốicộng • VídụkhốichiatầnChươngIV:ThiếtkếmạchsốtrênFPGAquangkien82@gmail.com 2/16 CarrychainChươngIV:ThiếtkếmạchsốtrênFPGAquangkien82@gmail.com 3/16 CarrychainChươngIV:ThiếtkếmạchsốtrênFPGAquangkien82@gmail.com 4/16 ArithmeticchainChươngIV:ThiếtkếmạchsốtrênFPGAquangkien82@gmail.com 5/16 IOBChươngIV:ThiếtkếmạchsốtrênFPGAquangkien82@gmail.com 6/16 IOBDelayBlockChươngIV:ThiếtkếmạchsốtrênFPGAquangkien82@gmail.com 7/16 IOBDelayBlockChươngIV:ThiếtkếmạchsốtrênFPGAquangkien82@gmail.com 8/16 IOBDDRChươngIV:ThiếtkếmạchsốtrênFPGAquangkien82@gmail.com 9/16 InterconnectSwitchmatrixChươngIV:ThiếtkếmạchsốtrênFPGAquangkien82@gmail.com 10/16 Interconnectlines Longlines HexlinesChươngIV:ThiếtkếmạchsốtrênFPGAquangkien82@gmail.com 11/16 Interconnectlines Doublelines DirectlinesChươngIV:ThiếtkếmạchsốtrênFPGAquangkien82@gmail.com 12/16 BlockRAMChươngIV:ThiếtkếmạchsốtrênFPGAquangkien82@gmail.com 13/16 DistributedRAMChươngIV:ThiếtkếmạchsốtrênFPGAquangkien82@gmail.com 14/16 DistributedRAMChươngIV:ThiếtkếmạchsốtrênFPGAquangkien82@gmail.com 15/16 Multiplier •Cấu hình 16K x 1 không có bit kiểm tra chẵn lẻ •Cấu hinhg 8K x2 không có bit kiểm tra chẵn lẻ •Cấu hình 4K x 4 không có bít kiểm tra chẵn lẻ •Cấu hình 2K x (8+1), có 1 bit kiểm tra chẵn lẻ •Cấu hình 1K x (16+2) với hai bit kiểm tra chẵn lẻ •Cấu hình 512 x (32+4) với 4 bit kiểm tra chẵn lẻ.ChươngIV:ThiếtkếmạchsốtrênFPGAquangkien82@gmail.com 16/16 MultiplierChươngIV:ThiếtkếmạchsốtrênFPGAquangkien82@gmail.com 17/16 MultiplierChươngIV:ThiếtkếmạchsốtrênFPGAquangkien82@gmail.com 18/16 MultiplierChươngIV:ThiếtkếmạchsốtrênFPGAquangkien82@gmail.com 19/16 Trắcnghiệm Câu1:VaitròcủaBlockRAMtrongFPGA: A. Sửdụngtrongcácthiếtkếđòihỏidunglượngkhốinhớlớn B. Sửdụngnhưcáckhốiđệmchoquátrìnhcộngnhânthườnggặptrongcác bàitoánDSP C. Sửdụngtrongcácthiếtkếđòihỏisựlinhđộngtrongcấutrúccủakhối RAM D. SửdụngtrongcáckhốinhớđòihỏitốcđộlàmviệcvớitốcđộcaoChươngIV:ThiếtkếmạchsốtrênFPGAquangkien82@gmail.com ...
Nội dung trích xuất từ tài liệu:
Bài giảng Thiết kế logic số (VLSI Design): Chương IV/4.2 Thiếtkếlogicsố (VLSIdesign)BộmônKTXung,số,VXLquangkien82@gmail.comhttps://sites.google.com/site/bmvixuly/thietkelogicso08/2012 Mụcđích&nộidung • Mụcđích • KiếntrúctổngquanvàKiếntrúcXilinxFPGA • QuytrìnhthiếtkếtrênFPGAXilinxISE • Nộidung • IOBuffer • Interconnect • DedicatedMultiplier • DedicatedblockRAM • DCM • QuytrìnhthiếtkếtrênFPGA • Vídụkhốicộng • VídụkhốichiatầnChươngIV:ThiếtkếmạchsốtrênFPGAquangkien82@gmail.com 2/16 CarrychainChươngIV:ThiếtkếmạchsốtrênFPGAquangkien82@gmail.com 3/16 CarrychainChươngIV:ThiếtkếmạchsốtrênFPGAquangkien82@gmail.com 4/16 ArithmeticchainChươngIV:ThiếtkếmạchsốtrênFPGAquangkien82@gmail.com 5/16 IOBChươngIV:ThiếtkếmạchsốtrênFPGAquangkien82@gmail.com 6/16 IOBDelayBlockChươngIV:ThiếtkếmạchsốtrênFPGAquangkien82@gmail.com 7/16 IOBDelayBlockChươngIV:ThiếtkếmạchsốtrênFPGAquangkien82@gmail.com 8/16 IOBDDRChươngIV:ThiếtkếmạchsốtrênFPGAquangkien82@gmail.com 9/16 InterconnectSwitchmatrixChươngIV:ThiếtkếmạchsốtrênFPGAquangkien82@gmail.com 10/16 Interconnectlines Longlines HexlinesChươngIV:ThiếtkếmạchsốtrênFPGAquangkien82@gmail.com 11/16 Interconnectlines Doublelines DirectlinesChươngIV:ThiếtkếmạchsốtrênFPGAquangkien82@gmail.com 12/16 BlockRAMChươngIV:ThiếtkếmạchsốtrênFPGAquangkien82@gmail.com 13/16 DistributedRAMChươngIV:ThiếtkếmạchsốtrênFPGAquangkien82@gmail.com 14/16 DistributedRAMChươngIV:ThiếtkếmạchsốtrênFPGAquangkien82@gmail.com 15/16 Multiplier •Cấu hình 16K x 1 không có bit kiểm tra chẵn lẻ •Cấu hinhg 8K x2 không có bit kiểm tra chẵn lẻ •Cấu hình 4K x 4 không có bít kiểm tra chẵn lẻ •Cấu hình 2K x (8+1), có 1 bit kiểm tra chẵn lẻ •Cấu hình 1K x (16+2) với hai bit kiểm tra chẵn lẻ •Cấu hình 512 x (32+4) với 4 bit kiểm tra chẵn lẻ.ChươngIV:ThiếtkếmạchsốtrênFPGAquangkien82@gmail.com 16/16 MultiplierChươngIV:ThiếtkếmạchsốtrênFPGAquangkien82@gmail.com 17/16 MultiplierChươngIV:ThiếtkếmạchsốtrênFPGAquangkien82@gmail.com 18/16 MultiplierChươngIV:ThiếtkếmạchsốtrênFPGAquangkien82@gmail.com 19/16 Trắcnghiệm Câu1:VaitròcủaBlockRAMtrongFPGA: A. Sửdụngtrongcácthiếtkếđòihỏidunglượngkhốinhớlớn B. Sửdụngnhưcáckhốiđệmchoquátrìnhcộngnhânthườnggặptrongcác bàitoánDSP C. Sửdụngtrongcácthiếtkếđòihỏisựlinhđộngtrongcấutrúccủakhối RAM D. SửdụngtrongcáckhốinhớđòihỏitốcđộlàmviệcvớitốcđộcaoChươngIV:ThiếtkếmạchsốtrênFPGAquangkien82@gmail.com ...
Tìm kiếm theo từ khóa liên quan:
Thiết kế logic số Bài giảng Kỹ thuật xung Kỹ thuật xung Thiết kế logic số Chương IV Dedicated block RAMDCMTài liệu liên quan:
-
Giáo trình : Kỹ thuật xung part 10
7 trang 87 0 0 -
161 trang 78 0 0
-
408 trang 55 0 0
-
Bài giảng Thiết kế logic số (VLSI design): Chương 4.3 - Trịnh Quang Kiên
22 trang 52 0 0 -
Giáo trình Thực hành thiết kế logic số: Phụ lục
70 trang 50 0 0 -
GIÁO TRÌNH KỸ THUẬT XUNG SỐ: CHƯƠNG 1. HỆ THỐNG SỐ VÀ MÃ SỐ
11 trang 40 0 0 -
27 trang 40 0 0
-
Đề cương chi tiết học phần Kỹ thuật xung
12 trang 33 0 0 -
Giáo trình Thiết kế logic số: Phần 1
312 trang 29 0 0 -
Giáo trình kỹ thuật xung - số
219 trang 28 0 0