Danh mục

Bài giảng Xử lý tin hiệu số với FPGA: Chương 4 - Hoàng Trang

Số trang: 28      Loại file: pdf      Dung lượng: 4.68 MB      Lượt xem: 9      Lượt tải: 0    
Thư viện của tui

Xem trước 3 trang đầu tiên của tài liệu này:

Thông tin tài liệu:

Bài giảng "Xử lý tin hiệu số với FPGA" Chương 4: Tái định thì, cung cấp cho người học những kiến thức như: giới thiệu về việc nghỉ việc; mô tả định lượng; thuộc tính của việc nghỉ hưu; giải hệ bất đẳng thức; cắt thời gian lại;... Mời các bạn cùng tham khảo!
Nội dung trích xuất từ tài liệu:
Bài giảng Xử lý tin hiệu số với FPGA: Chương 4 - Hoàng Trang 4/2/2013 Đ I H C QU C GIA TP.H CHÍ MINH TRƯ NG Đ I H C BÁCH KHOA KHOA ĐI N-ĐI N T B MÔN K THU T ĐI N T X LÝ TÍN Hi U S V I FPGA Chaper 4: Retiming (Tái đ nh thì) om GV: Hoàng Trang Email: hoangtrang@hcmut.edu.vn mr.hoangtrang@gmail.com .c Thank to: th y H Trung M ng Slide: from text book of Parhi co TP.H Chí Minh 01/2013 1 an th ng Thu t ng o du English Vietnamses Pipelining t o đư ng ng u Cutset t pc tcu Transposed SFG SFG chuy n v Data broadcast truy n d li u kh p nơi, phát tán d li u Parallel processing x lý song song block processing x lý kh i communication bound gi i h n truy n thông th i gian tr truy n thông 2 BM Đi n T -DSP-FPGA-chapter4 Hoàng Trang 01/2013 1CuuDuongThanCong.com https://fb.com/tailieudientucntt 4/2/2013 Outline • Retiming Introduction • Preliminaries – Quantitative Description – Properties of Retiming – Solving systems of inequalities om • Special Cases – Cutset Retiming .c – Pipelining • Uses of Retiming ng – Retiming for Clock Period Minimization – Retiming for Register Minimization co BM Đi n T -DSP-FPGA-chapter4 Hoàng Trang 01/2013 an th ng 4.1 INTRODUCTION o • Retiming is a transformation technique used to du change the locations of delay elements in a circuit u without affecting the input/output characteristics ofcu the circuit. • For example, consider the IIR filters in Fig. 4.1(a) & (b). Although the filters in Fig. 4.1(a) and Fig. 4.1(b) have delays at different locations, these filters have the same input/output characteristics. These 2 filters can be derived from one another using retiming. BM Đi n T -DSP-FPGA-chapter4 Hoàng Trang 01/2013 4 2CuuDuongThanCong.com https://fb.com/tailieudientucntt 4/2/2013 Example: om .c The filter in Fig. 4.1(a) is described by The filter in Fig. 4.1(b) is described by ng co 5 BM Đi n T -DSP-FPGA-chapter4 Hoàng Trang 01/2013 an th ng Applications of Retiming o du • Retiming has many applications in synchronous circuit design. These applications include u – reducing the clock period of the circuit,cu – reducing the number of registers in the circuit, – reducing the power consumption of the circuit, and – logic synthesis 6 BM Đi n T -DSP-FPGA-chapter4 Hoàng Trang 01/2013 3CuuDuongThanCong.com https://fb.com/tailieudientucntt 4/2/2013 Applications of Retiming (cont’d) • Retiming can be used to increase the clock rate of a circuit by reducing the computation time of the critical path. • For example: – The critical path of the filter in Fig. 4.1(a) = TM +TA = 3 u.t. => this ...

Tài liệu được xem nhiều: