Danh mục

Cấu trúc máy tính và lập trình Assembly : BỘ NHỚ (Memory) part 4

Số trang: 5      Loại file: pdf      Dung lượng: 695.42 KB      Lượt xem: 7      Lượt tải: 0    
tailieu_vip

Phí lưu trữ: miễn phí Tải xuống file đầy đủ (5 trang) 0
Xem trước 2 trang đầu tiên của tài liệu này:

Thông tin tài liệu:

Hiệu suất của CacheTính toán hiệu suất thực thi của Cache : Gọi c thời gian truy xuất của Cache M là thời gian truy xuất bộ nhớ h là tỉ lệ thành công (hit ratio), là tỉ số giữa số lần tham chiếu cache với tổng số lần tham chiếu. h =(k-1)/k Tỉ lệ thất bại (miss ratio) (1-h) Thời gian truy xuất trung bình = c+(1-h)m Khi h 1, tất cả truy xuất đều tham chiếu tới Cache, thời gian truy xuất trung bình  c. Khi h 0, cần phải tham chiếu bộ nhớ chính mọi lúc,...
Nội dung trích xuất từ tài liệu:
Cấu trúc máy tính và lập trình Assembly : BỘ NHỚ (Memory) part 4 Hiệu suất của CacheTính toaùn hieäu suaát thöïc thi cuûa Cache :Goïi c thôøi gian truy xuaát cuûa CacheM laø thôøi gian truy xuaát boä nhôùh laø tæ leä thaønh coâng (hit ratio), laø tæ soá giöõa soá laàn tham chieáucache vôùi toång soá laàn tham chieáu. h =(k-1)/kTæ leä thaát baïi (miss ratio) (1-h)Thôøi gian truy xuaát trung bình = c+(1-h)mKhi h 1, taát caû truy xuaát ñeàu tham chieáu tôùi Cache, thôøi giantruy xuaát trung bình  c.Khi h 0, caàn phaûi tham chieáu boä nhôù chính moïi luùc, thôøi giantruy xuaát trung bình  c+m. Chương 3 : Tổ chức Memory 16Hieäu suaát cuûa Cache (cont) CPU Trong Registers? Trong Cache L1? Trong Cache L2 treân chip? Trong Cache L2 thöù caáp? Trong RAM? Treân Ñóa? Chương 3 : Tổ chức Memory 17A Two Level Caching System Chương 3 : Tổ chức Memory 18Các chiến lược trữ đệm trong Cache Các chiến lược trữ đệm liên quan đến tác vụ đọc ghi từ CPU. Có 2 loại :Writethrough Cache (WTC) và Writeback cache (WBC).• Khi CPU đọc từ bộ nhớ qui ước thì WTC và WBC đều như nhau : sẽ đọc 1 đoạn nội dungtrong bộ nhớ vào cache.• Khi CPU ghi ra bộ nhớ qui ước : WTC : CPU ghi data ra vùng đệm ghi (write buffer) rồi bỏ đó tiếp tục việc khác, cachesẽ lấy nội dung trong buffer rồi chịu trách nhiệm ghi ra bộ nhớ qui ước khi bus rãnh. WBC : CPU ghi data vào cache, khi cache đầy thì đẩy thông tin ra bộ đệm (đệm castoff)rồi từ castoof, data chuyển sang bộ nhớ qui ước. Chương 3 : Tổ chức Memory 1900000 Interrup Vector Table M00400 BIOS and DOS data E Resident portion of DOS00600 M O User RAM RA0000 Y EGA Color VideoB0000 Monochrome Video MB8000 Color Video AC0000 Reserved ROM (not used)F0000 Reserved ROM PF6000 ROM BASIC Chương 3 : BIOS Memory ROM Tổ chứcFE000 20

Tài liệu được xem nhiều:

Gợi ý tài liệu liên quan: