Danh mục

Chương 3: Mạch logic tổ hợp

Số trang: 67      Loại file: pdf      Dung lượng: 3.06 MB      Lượt xem: 33      Lượt tải: 0    
Thư viện của tui

Phí tải xuống: 40,000 VND Tải xuống file đầy đủ (67 trang) 0
Xem trước 7 trang đầu tiên của tài liệu này:

Thông tin tài liệu:

Tín hiệu đầu ra của mạch tại thời điểm bất kỳ chỉ phụthuộc vào tổ hợp giá trị tín hiệu vào ở thời điểm đó. Mạch logic tổ hợp được xây dựng từ các mạch điệncổng logic.Mã hoá là việc sử dụng kí hiệu để biểu thịmột đối tượng xác định hoặc một tín hiệuxác định nào đó
Nội dung trích xuất từ tài liệu:
Chương 3: Mạch logic tổ hợp Chương 3: Mạch logic tổ hợp I. Đặc điểm cơ bản và phương pháp thiết kế mạch logic tổ hợp II. Bộ mã hóa III. Bộ giải mã IV. Bộ so sánh V. Bộ cộng VI. Bộ chọn kênh VII.Bộ nhớ Rom9/12/2010 3:09 PM Chương 4. Mạch logic tổ hợp 1 I. Đặc điểm cơ bản và phương pháp thiết kế mạch logic tổ hợp1. Đặc điểm cơ bản – Tín hiệu đầu ra của mạch tại thời điểm bất kỳ chỉ phụ thuộc vào tổ hợp giá trị tín hiệu vào ở thời điểm đó – Mạch logic tổ hợp được xây dựng từ các mạch điện cổng logic9/12/2010 3:09 PM Chương 4. Mạch logic tổ hợp 2• Phương pháp biểu diễn – Hàm số logic – Bảng chân lí – Sơ đồ logic – Bảng Các-nô – Đồ thị dạng sóng theo thời gian9/12/2010 3:09 PM Chương 4. Mạch logic tổ hợp 3 2. Phương pháp thiết kế mạch logic tổ hợp Xác định các biến vào ra và Phân tích yêu cầu quan hệ giữa chúng Dùng 0,1 để mô tả giá trị Lập bảng chân lí biến đầu ra theo biến vào Đơn giản hóa biểu thức Tối thiểu hóa logic dùng bìa Các-nô hoặc biến đổi Mô tả biểu thức tối giản Vẽ sơ đồ logic bằng các cổng logic9/12/2010 3:09 PM Chương 4. Mạch logic tổ hợp 4 II. Bộ mã hóa1. Bộ mã hóa nhị phân2. Bộ mã hóa nhị-thập phân3. Bộ mã hóa ưu tiên4. Một số mã thông dụng9/12/2010 3:09 PM Chương 4. Mạch logic tổ hợp 5 Khái niệm• Mã hoá là việc sử dụng kí hiệu để biểu thị một đối tượng xác định hoặc một tín hiệu xác định nào đó• Bộ mã hoá là mạch điện thực hiện thao tác mã hoá9/12/2010 3:09 PM Chương 4. Mạch logic tổ hợp 6 1. Bộ mã hóa nhị phân• Bộ mã hoá nhị phân là mạch điện dùng n bit để mã hoá N 2n tín hiệu.• Thiết kế bộ mã hóa nhị phân 3 bit (n=3) -Inputs: 8 -Outputs: 3 - Tại mỗi thời điểm chỉ có một đầu vào tích cực - Giá trị tổ hợp bít nhị phân đầu ra (CBA) cho biết số thứ tự đầu vào tích cực VD: y2 tích cực =>CBA=(010)2=2 ,y5 tích cực => CBA=(101)2=59/12/2010 3:09 PM Chương 4. Mạch logic tổ hợp 7 1. Bộ mã hóa nhị phân C y4 y5 y6 y7 B y2 y3 y6 y7 A y1 y 3 y5 y79/12/2010 3:09 PM Chương 4. Mạch logic tổ hợp 8 2. Bộ mã hóa nhi-thập phân (Decimal-to-BCD Encoder) -Inputs: 10 -Outputs: 49/12/2010 3:09 PM Chương 4. Mạch logic tổ hợp 9 2. Bộ mã hóa nhi-thập phân9/12/2010 3:09 PM Chương 4. Mạch logic tổ hợp 10 2. Bộ mã hóa nhi-thập phân9/12/2010 3:09 PM Chương 4. Mạch logic tổ hợp 11 3.Bộ mã hóa ưu tiên• Các bộ mã hoá vừa xét , tại mỗi thời điểm chỉ có một biến vào duy nhất ở trạng thái tích cực.• Nhiều khi, cùng một lúc có thể có từ 2 biến vào trở lên ở trạng thái tích cực;=>Nên cần thiết phải có ưu tiên khi mã hoá. Biến vào nào có mức ưu tiên cao hơn được mã hoá trước. Bộ mã hoá như vậy được gọi là bộ mã hoá ưu tiên9/12/2010 3:09 PM Chương 4. Mạch logic tổ hợp 12 3.Bộ mã hóa ưu tiên9/12/2010 3:09 PM Chương 4. Mạch logic tổ hợp 13 Ví dụKeyboardEncoder9/12/2010 3:09 PM Chương 4. Mạch logic tổ hợp 14 4. Một số mã thông dụng Hình 4.9. Bảng các loại mã nhị- thập phân thông dụng9/12/2010 3:09 PM Chương 4. Mạch logic tổ hợp 15 4. Một số mã thông dụng Hình 4.10. Bảng mã Gray9/12/2010 3:09 PM Chương 4. Mạch logic tổ hợp 16 Bảng mã ASCII tiêu chuẩn 9/12/2010 3:09 PM Chương 4. Mạch logic tổ hợp 17H×nh 4.11. B¶ng m· ASCII tiªu chuÈn III. Bộ giải mã1. Bộ giải mã nhị phân2. Bộ giải mã nhị - thập phân (BCD)3. Bộ giải mã hiển thị ký tự9/12/2010 3:09 PM Chương 4. Mạch logic tổ hợp 18 Khái niệm• “A decoder is a digital circuit that detects the presence of ...

Tài liệu được xem nhiều: