Danh mục

Chương 5: Hệ tuần tự

Số trang: 39      Loại file: ppt      Dung lượng: 592.00 KB      Lượt xem: 18      Lượt tải: 0    
Jamona

Xem trước 4 trang đầu tiên của tài liệu này:

Thông tin tài liệu:

Nội dung:Giới thiệu,Các mạch chốt,Flip-flop,Chuyển đổi giữa các loại Flip-flops,Ứng dụng của các Flip-flop. Mạch logic tuần tự là mạch có các ngõ ra tùy thuộc không chỉvào trạng thái hiện tại của các ngõ vào mà còn tùy thuộc vàomột chuỗi các ngõ vào trước đó.
Nội dung trích xuất từ tài liệu:
Chương 5: Hệ tuần tự Chương 5: Hệ tuần tự Giới thiệu Các mạch chốt Flip-flop Chuyển đổi giữa các loại Flip-flops Ứng dụng của các Flip-flopKhoa KTMT Vũ Đức Lung 1 Giới thiệu Electronics SystemsAnalog Systems Digital Systems Sequential Combinational Synchronuos AsynchronuosKhoa KTMT Vũ Đức Lung 2 Giới thiệu (tt) Mạch logic tuần tự là mạch có các ngõ ra tùy thuộc không chỉ vào trạng thái hiện tại của các ngõ vào mà còn tùy thuộc vào một chuỗi các ngõ vào trước đó.Ngõ vào Ngõ ra MẠCH TỔ H Ợ P PHẦN TỬ NHỚKhoa KTMT Vũ Đức Lung 3 Các mạch chốt Flip_Flop: là mạch tuần tự mà nó thường lấy mẫu các ngõ vào và làm thay đổi các ngõ ra tại những thời điểm xác định bởi xung clock. Latch (chốt): là mạch tuần tự mà nó liên tục xem xét các ngõ vào và làm thay đổi các ngõ ra bất cứ thời điểm nào không phụ thuộc vào xung clock. LATCH Ungated latch Gated latchKhoa KTMT Vũ Đức Lung 4 Ungated SR Latch Dùng cổng NOR: S R Q(t+1) R( et Res ) 1 . Q 0 0 Q(t) No change 0 1 0 Clear to 0 S 2 . Q 1 1 0 1 1 X Set to 1 Indeterminate ( ) Set S Q R QKhoa KTMT Vũ Đức Lung 5 Ungated SR-Latch (tt) Dùng cổng NAND: S R Qt+1Qt+1 S ( ) Set 1 . Q 0 0 1 1 Cấm 0 1 1 0 1 0 0 1 R 2 . Q 1 1 Qt Qt ( et Res ) S Q R QKhoa KTMT Vũ Đức Lung 6 Gated SR-latchNgõ vào cho phép C còn được gọi là ngõ vào xung clock (CK).Chốt SR này còn được gọi là chốt SR có ngõ vào xung clock tích cực cao.Khoa KTMT Vũ Đức Lung 7 D latch D Q D Q(t+ 1) Q 0 0Clearto0 C 1 1Setto1 U 1 2 D 1 2 U 3 3 1 _ 3 Q AN D 2 N O R 2 C U 4 U 2 2 2 1 U 5 1 3 Q 2 1 3 N O R 2 AN D 2 N O TKhoa KTMT Vũ Đức Lung 8 JK latch Từ mạch lật SR Khắc phục nhược điểm của SR J K Q( t+ 1) J Q ...

Tài liệu được xem nhiều: