Điện tử cơ bản: Transistor trường ứng( FET)
Số trang: 60
Loại file: pdf
Dung lượng: 2.68 MB
Lượt xem: 28
Lượt tải: 0
Xem trước 6 trang đầu tiên của tài liệu này:
Thông tin tài liệu:
FET ( Field Effect Transistor)-Transistorhiệu ứng trường – Transistor trường.• Có 2 loại:- Transistor trường nối (JFET-JunctionFET.- Transistor có cổng cách điện ( IGFETInsulatedGate FET hay MOSFET – MetalOxide Semiconductor : Kim loại- oxid-bándẫn)
Nội dung trích xuất từ tài liệu:
Điện tử cơ bản: Transistor trường ứng( FET) Điện Điện tử cơ bảnCh 6.Transistor trường ứng( FET) I. I. Đại cương và phân loại• FET ( Field Effect Transistor)-Transistor hiệu ứng trường – Transistor trường.• Có 2 loại: - Transistor trường nối (JFET-Junction FET. - Transistor có cổng cách điện ( IGFET- Insulated Gate FET hay MOSFET – Metal Oxide Semiconductor : Kim loại- oxid-bán dẫn)I.I. JFET1.Cấu tạo D D D D G G G G p p n n n p S S S S kênh n kênh p• JFET• JFET kênh n 2 Cách hoạt động(xem hình ). Cách• VGS >0 nối pn phân cực thuận và do đó sẽ có dòng điện từ cực nguồn S đến cực thoát D lớn nhưng không điều khiển đượca.VGS = 0 V và VDS >0 : Nối pn phân cực nghịch tạo thành vùng hiếm 2 bên mối nối , khi VDS càng lớn vùng hiếm càng rộng làm thắt chặt đường đi của điện tử tự do bị hút về cực thoát.Kết quả : khi VDS nhỏ dòng thoát ID tăng nhanh, khi VDS càng lớn dòng thoát tăng chậm, khi VDS đủ lớn vùng hiếm làm nghẽn kênh ,dòng thoát bão hòa IDSS( do dòng ID có trị lớn nhất và không thay đổi),và điện thế nghẽn Vpo ( do VGS=0V)Phân cực• Khi VDS lớnsource voltage is lower than -Vp, no current flows. This is the cutoff cutoff region Gate Source Drain p n Channel pdepletion regions form around the gate sections. As the gate voltage is increased, the depletion regions widen,and the channel width (i.e., the resistance) is controlledbyby the gate-source voltage. This is the ohmic region of source ohmic of the the JFET Gate Source Drain p n Channel p depletion regionsregions further widen near the drain end, eventually pinching off the channel. This corresponds to the saturation region saturation Gate Source Drain p n Channel p Pinched-off channel b.Khi b.Khi cho VDS = h.s và VGS VGS = 5 V G p+ SCL n S D VDSF ig . 6 .3 2 : W h e n V G S = 5 V th e d e p le tio n la y e r s c lo se t h ew h o le c h a n n e l f r o m th e s ta r t, a t V D S = 0 . A s V D S is in c r e a s e dt h e r e is a v e r y s m a l l d r a i n c u r r e n t w h i c h is t h e s m a l l r e v e r s ele a k a g e c u r r e n t d u e to th e r m a l g e n e r a tio n o f c a r r ie r s in th ed e p le tio n la y e r s .F r o m P r i n c i p l e s o f E l e c t r o n i c M a t e r i a l s a n d D e v i c e s , S e c o n d E d i t i o n , S . O . K a s a p ( © M c G r a w - H il l , 2 0 0 2 )h t t p : / / M a t e ria l s . U s a s k . C aII.II. Đặc tuyến và công thức dòng thoát ID1.Đặc tuyến ngõ ra ID = f(VDS) tạiVGS=h,s.Có 3 vùng: Vùng điện trở Vùng bão hoà Vùng ngưng Figure 9.41 JFET characteristic characteristic curves 4m 0V 3m – 0.5 V 2m – 1.0 V 2m – 1.5 V800 u – 2.0 V – 2.5 V VGS = – 3 V 0 0 1.0 2.0 3.0 4.0 5.0 6.0 7.0 8.0 9.0 10.0 Drain-source voltage, V• Theo chùm( họ) đặc tuyến ra , quỉ tích các điện thế nghẽn là đường cong thoả hàm số theo điện thế phân cực và Vpo: Vp = VDS bh = VGS + Vpo ( Với Vpo >0) (1) Thí dụ : ...
Nội dung trích xuất từ tài liệu:
Điện tử cơ bản: Transistor trường ứng( FET) Điện Điện tử cơ bảnCh 6.Transistor trường ứng( FET) I. I. Đại cương và phân loại• FET ( Field Effect Transistor)-Transistor hiệu ứng trường – Transistor trường.• Có 2 loại: - Transistor trường nối (JFET-Junction FET. - Transistor có cổng cách điện ( IGFET- Insulated Gate FET hay MOSFET – Metal Oxide Semiconductor : Kim loại- oxid-bán dẫn)I.I. JFET1.Cấu tạo D D D D G G G G p p n n n p S S S S kênh n kênh p• JFET• JFET kênh n 2 Cách hoạt động(xem hình ). Cách• VGS >0 nối pn phân cực thuận và do đó sẽ có dòng điện từ cực nguồn S đến cực thoát D lớn nhưng không điều khiển đượca.VGS = 0 V và VDS >0 : Nối pn phân cực nghịch tạo thành vùng hiếm 2 bên mối nối , khi VDS càng lớn vùng hiếm càng rộng làm thắt chặt đường đi của điện tử tự do bị hút về cực thoát.Kết quả : khi VDS nhỏ dòng thoát ID tăng nhanh, khi VDS càng lớn dòng thoát tăng chậm, khi VDS đủ lớn vùng hiếm làm nghẽn kênh ,dòng thoát bão hòa IDSS( do dòng ID có trị lớn nhất và không thay đổi),và điện thế nghẽn Vpo ( do VGS=0V)Phân cực• Khi VDS lớnsource voltage is lower than -Vp, no current flows. This is the cutoff cutoff region Gate Source Drain p n Channel pdepletion regions form around the gate sections. As the gate voltage is increased, the depletion regions widen,and the channel width (i.e., the resistance) is controlledbyby the gate-source voltage. This is the ohmic region of source ohmic of the the JFET Gate Source Drain p n Channel p depletion regionsregions further widen near the drain end, eventually pinching off the channel. This corresponds to the saturation region saturation Gate Source Drain p n Channel p Pinched-off channel b.Khi b.Khi cho VDS = h.s và VGS VGS = 5 V G p+ SCL n S D VDSF ig . 6 .3 2 : W h e n V G S = 5 V th e d e p le tio n la y e r s c lo se t h ew h o le c h a n n e l f r o m th e s ta r t, a t V D S = 0 . A s V D S is in c r e a s e dt h e r e is a v e r y s m a l l d r a i n c u r r e n t w h i c h is t h e s m a l l r e v e r s ele a k a g e c u r r e n t d u e to th e r m a l g e n e r a tio n o f c a r r ie r s in th ed e p le tio n la y e r s .F r o m P r i n c i p l e s o f E l e c t r o n i c M a t e r i a l s a n d D e v i c e s , S e c o n d E d i t i o n , S . O . K a s a p ( © M c G r a w - H il l , 2 0 0 2 )h t t p : / / M a t e ria l s . U s a s k . C aII.II. Đặc tuyến và công thức dòng thoát ID1.Đặc tuyến ngõ ra ID = f(VDS) tạiVGS=h,s.Có 3 vùng: Vùng điện trở Vùng bão hoà Vùng ngưng Figure 9.41 JFET characteristic characteristic curves 4m 0V 3m – 0.5 V 2m – 1.0 V 2m – 1.5 V800 u – 2.0 V – 2.5 V VGS = – 3 V 0 0 1.0 2.0 3.0 4.0 5.0 6.0 7.0 8.0 9.0 10.0 Drain-source voltage, V• Theo chùm( họ) đặc tuyến ra , quỉ tích các điện thế nghẽn là đường cong thoả hàm số theo điện thế phân cực và Vpo: Vp = VDS bh = VGS + Vpo ( Với Vpo >0) (1) Thí dụ : ...
Tìm kiếm theo từ khóa liên quan:
giáo trình kỹ thuật điện giáo trình mạch điện tử mạch điện ứng dụng kỹ thuật mạch điện tử điện tử công suất Điện tử số đại số boole mạch logic tổ hợpGợi ý tài liệu liên quan:
-
BÀI GIẢNG LẬP TRÌNH GHÉP NỐI THIẾT BỊ NGOẠI VI
42 trang 241 2 0 -
Giáo trình Kỹ thuật điện (Nghề: Điện tử công nghiệp - Trung cấp) - Trường Cao đẳng Cơ giới
124 trang 235 2 0 -
Đồ án môn Điện tử công suất: Thiết kế mạch DC - DC boost converter
14 trang 233 0 0 -
ĐỒ ÁN TỐT NGHIỆP: THIẾT KẾ HỆ THỐNG CUNG CẤP ĐIỆN CHO NHÀ MÁY SẢN XUẤT GẠCH MEN SHIJAR
63 trang 214 0 0 -
Lý thuyết điện tử công suất: Phần 1
47 trang 186 0 0 -
Giáo trình Mạch điện tử - Trường Cao đẳng nghề Số 20
97 trang 167 0 0 -
70 trang 161 1 0
-
BÀI TẬP MÔN KỸ THUẬT MẠCH ĐIỆN TỬ 2_Nhóm 2
4 trang 146 0 0 -
ĐỒ ÁN: THIẾT KẾ HỆ THỐNG CUNG CẤP ĐIỆN CHO NHÀ MÁY CƠ KHÍ TRUNG QUY MÔ SỐ 2
91 trang 144 0 0 -
Luận văn: THIẾT KẾ CUNG CẤP ĐIỆN KHU DÂN CƯ
57 trang 143 1 0