Điện Tử - Cơ Sở Thiết Kế Mạch - Design Trên Máy Tính part 12
Số trang: 7
Loại file: pdf
Dung lượng: 156.50 KB
Lượt xem: 13
Lượt tải: 0
Xem trước 2 trang đầu tiên của tài liệu này:
Thông tin tài liệu:
Hãy nhớ lại nguyên lí hoạt động của mạch đã đề cập trong phần trước. Sự thay đổi điện áp diễn ra ở cực bazơ của Q1 là kết quả của sự phóng hay nạp điện của tụ C1. Khi điện áp trên đầu ra của cổng NAND lên đến đỉnh xung kim
Nội dung trích xuất từ tài liệu:
Điện Tử - Cơ Sở Thiết Kế Mạch - Design Trên Máy Tính part 12~Ci c16 tn.mg thai, s a do logic, m~e du trong nhieu trul:tng h qp I n¢t ~6 sO dele ho phcp ta Ihfiy m~)t e ach t nlc QUS au dtl) c hung la ~C Xl:m x ct nhOng d~lc di2m d6. C{tc mo..teh ph~in c ung c o th~ I lwc hL~n nhLmg p hcp IO(Ul ctJ mere eft) s ong s ong ( d6ng I h0i) I an c hn d c phtin Jll~m thl n guoc l al. trcn nhCrng m ay d on xlr Iy c hi tlWc hi¢n chrQe nhCmg p hep lo.in a dn t~r. V(: m~11 llilY. d c ng(lO ngLr m(l Iii rhtll1 cLrng se gn wch c 6 d o tfeh h qp sicu 16n, ng()J1 n gu Veri l og duJc IhicL ke de nllng c aoh i¢u qu,i cila q ua trlnh mo ph6ng mo.leh. Vi~e Mlp ung nhi~u n1L.c tieu nlnI v,~y c ua d .c n g6n n,gi1 HOL k hong Ih~dat (hn)e neu ta chi sUa d oi c,ic ngon ngiJ I(p I flnh phfil1 m em d~ Lh(Xl m and e nhu C l.U ella quIhu(lt lo.in m 6 p hung I heo sL! k i¢n o uqc Slr dl,lI1g 191lg rai b0i VI e hung e hop hcp t o mCl phllllg giiim lhicu ;;61U a c a r ry Gl 0 , b y su m x G2 0, y / A rlhitcchturc S TRljCTURE o f H alf A dder is C omponent A ND2 P ort ( x. y: in bit: 0: o ut ): E nd c ompom.nt C omponent EXOR2 P ort ( .., y: in h it: 0: o ut ): E nd c tJl1lpolltnt 1: AlD2 (J P ort m ap ( a. h. c arry): ( ;2: E XDle l or1 l Ilap ( hi6n loai n2ry C () Ihe III eac chi sf) ella m,ing. O il IO-.l1 hien n,IY khCmg hiC:udicn trlfc ticp u ie Ilanh ph:il1 ella ph[in elm,g 21 duoe loai Illl kill)] Ill() hlnhall bu6e dicit ( tiu ticn. Vi til.! e CiIC SiCll bicn: T a xfly dl.rng m6 hlnh ella m,l1lg :1 bl) d,o lIn hieu n6i giua hai luycn tin hi¢u h,mg nglln I]g(r YHDL. Tlr k h6a g CIIC/IifC c ha ta 11111~u phicn b,in clla hi.Jn n )lIg !{Ip I : A rchitecture STI~UCrUI~E o f n US_INY b ( :ompOlllnt I~YEKIER P ort ( i 1 : in bit ; 01 : o ut hit ): E nd c omponent Btgin Ci: for i in I t o 32 ~encratc »: I:JY: IlYERTER p ort m ap l i nputs( I ) . o utput( I E nd g enerate: E nd S TI{CCrCI{E: Cile 111.ICh 16 hqp eo th~ ducK 1l1l) t:1 bang t~IP hqp d e phfin tLi logic d t(tp!WP eae phuong trinh. Ciic c au true l1lty li~n k0t cae bil:n thiinh c ae bi~u thtre()gie. P huong thllC khai h.la Lrng d~lng t ot nhaL e ho lfUong hqp ll1() ta d e tam ach t(l h0P - nbung m~tch dW)c mo k h6ng c an b9 nha. Th~]t ·£ty. d el1l~lCh t{; iH:Jp co Ihe eoi la eac ghcp n6i (e ll1~lt d u true) ella e,IC [0,111 tll.lrong do m6i tmlll tLi xae d!nh m6t h~tln 16gie. OIC llX) hlnh n~lY kh,te 6i etiem6 hlnh C~lU trllc 6 eh6 k h6ng eo tLfl1ng q uan Im)t IIlt)I giGa d e bi(:u lillie,:1 cae cllng 6gic. hoi i d 6i 6i 1l1()1 :-:6 bicu thdc. .~c k h6ng t6n lai ph,in Il]l ogIc thlfC hi¢n bicu thl]e do. s u d~mg de m6 I,] d e llMeh lel h~)p. Ph:lI1 J(m e ie nglln nglJ lilLi I~le th~ C ()lilC ll~()n ilglr ([iu t nk eho ph:p I!we hien ph:p gan nhi6u l, 6i tn()1 hie:ll.Dc l ranh SL.f m(ljl mi) ~ gi:t Irj bi6n, lrong d e n g()ll ngiJ mo [,I ehCfC nilng U )cae e n e he gi,ii quy..:·t ll1(tp mo. 1 d~l nhU nhLing ph T a xcI l d l.lnhu sau: nll) t-I b() n ua 16ng tren V IIDL d ung m a h inh h anh l: A rchitcdure B EHA V IOl{ o f H ALf- _ADDER is P rocess B egin C arry
Nội dung trích xuất từ tài liệu:
Điện Tử - Cơ Sở Thiết Kế Mạch - Design Trên Máy Tính part 12~Ci c16 tn.mg thai, s a do logic, m~e du trong nhieu trul:tng h qp I n¢t ~6 sO dele ho phcp ta Ihfiy m~)t e ach t nlc QUS au dtl) c hung la ~C Xl:m x ct nhOng d~lc di2m d6. C{tc mo..teh ph~in c ung c o th~ I lwc hL~n nhLmg p hcp IO(Ul ctJ mere eft) s ong s ong ( d6ng I h0i) I an c hn d c phtin Jll~m thl n guoc l al. trcn nhCrng m ay d on xlr Iy c hi tlWc hi¢n chrQe nhCmg p hep lo.in a dn t~r. V(: m~11 llilY. d c ng(lO ngLr m(l Iii rhtll1 cLrng se gn wch c 6 d o tfeh h qp sicu 16n, ng()J1 n gu Veri l og duJc IhicL ke de nllng c aoh i¢u qu,i cila q ua trlnh mo ph6ng mo.leh. Vi~e Mlp ung nhi~u n1L.c tieu nlnI v,~y c ua d .c n g6n n,gi1 HOL k hong Ih~dat (hn)e neu ta chi sUa d oi c,ic ngon ngiJ I(p I flnh phfil1 m em d~ Lh(Xl m and e nhu C l.U ella quIhu(lt lo.in m 6 p hung I heo sL! k i¢n o uqc Slr dl,lI1g 191lg rai b0i VI e hung e hop hcp t o mCl phllllg giiim lhicu ;;61U a c a r ry Gl 0 , b y su m x G2 0, y / A rlhitcchturc S TRljCTURE o f H alf A dder is C omponent A ND2 P ort ( x. y: in bit: 0: o ut ): E nd c ompom.nt C omponent EXOR2 P ort ( .., y: in h it: 0: o ut ): E nd c tJl1lpolltnt 1: AlD2 (J P ort m ap ( a. h. c arry): ( ;2: E XDle l or1 l Ilap ( hi6n loai n2ry C () Ihe III eac chi sf) ella m,ing. O il IO-.l1 hien n,IY khCmg hiC:udicn trlfc ticp u ie Ilanh ph:il1 ella ph[in elm,g 21 duoe loai Illl kill)] Ill() hlnhall bu6e dicit ( tiu ticn. Vi til.! e CiIC SiCll bicn: T a xfly dl.rng m6 hlnh ella m,l1lg :1 bl) d,o lIn hieu n6i giua hai luycn tin hi¢u h,mg nglln I]g(r YHDL. Tlr k h6a g CIIC/IifC c ha ta 11111~u phicn b,in clla hi.Jn n )lIg !{Ip I : A rchitecture STI~UCrUI~E o f n US_INY b ( :ompOlllnt I~YEKIER P ort ( i 1 : in bit ; 01 : o ut hit ): E nd c omponent Btgin Ci: for i in I t o 32 ~encratc »: I:JY: IlYERTER p ort m ap l i nputs( I ) . o utput( I E nd g enerate: E nd S TI{CCrCI{E: Cile 111.ICh 16 hqp eo th~ ducK 1l1l) t:1 bang t~IP hqp d e phfin tLi logic d t(tp!WP eae phuong trinh. Ciic c au true l1lty li~n k0t cae bil:n thiinh c ae bi~u thtre()gie. P huong thllC khai h.la Lrng d~lng t ot nhaL e ho lfUong hqp ll1() ta d e tam ach t(l h0P - nbung m~tch dW)c mo k h6ng c an b9 nha. Th~]t ·£ty. d el1l~lCh t{; iH:Jp co Ihe eoi la eac ghcp n6i (e ll1~lt d u true) ella e,IC [0,111 tll.lrong do m6i tmlll tLi xae d!nh m6t h~tln 16gie. OIC llX) hlnh n~lY kh,te 6i etiem6 hlnh C~lU trllc 6 eh6 k h6ng eo tLfl1ng q uan Im)t IIlt)I giGa d e bi(:u lillie,:1 cae cllng 6gic. hoi i d 6i 6i 1l1()1 :-:6 bicu thdc. .~c k h6ng t6n lai ph,in Il]l ogIc thlfC hi¢n bicu thl]e do. s u d~mg de m6 I,] d e llMeh lel h~)p. Ph:lI1 J(m e ie nglln nglJ lilLi I~le th~ C ()lilC ll~()n ilglr ([iu t nk eho ph:p I!we hien ph:p gan nhi6u l, 6i tn()1 hie:ll.Dc l ranh SL.f m(ljl mi) ~ gi:t Irj bi6n, lrong d e n g()ll ngiJ mo [,I ehCfC nilng U )cae e n e he gi,ii quy..:·t ll1(tp mo. 1 d~l nhU nhLing ph T a xcI l d l.lnhu sau: nll) t-I b() n ua 16ng tren V IIDL d ung m a h inh h anh l: A rchitcdure B EHA V IOl{ o f H ALf- _ADDER is P rocess B egin C arry
Tìm kiếm theo từ khóa liên quan:
Điện Tử - Cơ Sở Thiết Kế Mạch - Design Trên Máy Tính part Cơ sở thiết kế Thiết kế mạch Thiết kế trên máy tính Điện tử học Tài liệu Điện tửGợi ý tài liệu liên quan:
-
Báo cáo thưc hành: Thiết kế mạch bằng phần mềm altium
9 trang 224 0 0 -
Cơ Sở Điện Học Truyền Thông - Tín Hiệu Số part 1
9 trang 177 0 0 -
Tiểu luận: Tìm hiểu công nghệ OFDMA trong hệ thống LTE
19 trang 157 0 0 -
Đề cương ôn tập học kì 1 môn Vật lý lớp 9
9 trang 152 0 0 -
88 trang 106 0 0
-
Đồ án: Vẽ và thiết kế mạch in bằng Orcad
32 trang 95 0 0 -
Đồ án môn học: Thiết kế mạch chuyển nhị phân 4 Bit sang mã Gray và dư 3 sử dụng công tắc điều khiển
29 trang 92 0 0 -
Tiểu luận: Hệ thống thông tin quang
42 trang 82 0 0 -
Kỹ thuật số - Chương 4 Mạch tổ hợp (Combinational Circuits)
56 trang 76 0 0 -
Bài tập lớn môn Vi điều khiển: Thiết kế mạch điều khiển cánh tay robot
11 trang 61 0 0