GIÁO TRÌNH VI XỬ LÝ_GIỚI THIỆU VI ĐIỀU KHIỂN HỌ MCS-51
Số trang: 0
Loại file: pdf
Dung lượng: 256.96 KB
Lượt xem: 12
Lượt tải: 0
Xem trước 2 trang đầu tiên của tài liệu này:
Thông tin tài liệu:
Tham khảo tài liệu giáo trình vi xử lý_giới thiệu vi điều khiển họ mcs-51, kỹ thuật - công nghệ, điện - điện tử phục vụ nhu cầu học tập, nghiên cứu và làm việc hiệu quả
Nội dung trích xuất từ tài liệu:
GIÁO TRÌNH VI XỬ LÝ_GIỚI THIỆU VI ĐIỀU KHIỂN HỌ MCS-51 Giới thiệu VĐK họ MCS-51 MCS-51 - Architecture 1Plan Giới thiệu họ MCS-51TM Kiến trúc 8051 Cấu trúc cổng I/O Tổ chức bộ nhớ Các thanh ghi đặc biệt Bộ nhớ ngoài Hoạt động RESET MCS-51 - Architecture 2Họ MCS-51TM Do hãng Intel phát triển đầu tiên và được nhiều hãng sản xuất linh kiện phát triển theo Philip Atmel Siemens ... MCS-51 - Architecture 3Feature 8051 8052 8031ROM (program space in bytes) 4K 8K 0KRAM (bytes) 128 256 128Timers 2 3 2I/O pins 32 32 32Serial port 1 1 1Interrupt sources 6 8 6 MCS-51 - Architecture 4 Sơ đồ khốiExternal interrupts On-chip Timer/Counter ROM for Interrupt Timer 1 On-chip Counter program Control RAM Inputs Timer 0 code CPU Serial Bus 4 I/O Ports Port OSC Control P0 P1 P2 P3 TxD RxD Address/Data MCS-51 - Architecture 5 Sơ đồ chân Vcc P1.0 1 40 P0.0(AD0) P1.1 2 39 P0.1(AD1) P1.2 3 38 8051 P0.2(AD2) P1.3 4 37 P0.3(AD3) P1.4 5 36 (8031) P0.4(AD4) P1.5 6 35 P0.5(AD5) P1.6 7 34 P0.6(AD6) P1.7 8 33 P0.7(AD7) RST 9 32 (RXD)P3.0 10 31 EA/VPP (TXD)P3.1 ALE/PROG 11 30 (INT0)P3.2 12 29 PSEN P2.7(A15) (INT1)P3.3 13 28 (T0)P3.4 P2.6(A14) 14 27 (T1)P3.5 P2.5(A13) 15 26 P2.4(A12) (WR)P3.6 16 25 P2.3(A11) (RD)P3.7 17 24 P2.2(A10) XTAL2 18 23 P2.1(A9) XTAL1 19 22 MCS-51 - Architecture 6 P2.0(A8) GND 20 21Cấu trúc cổng I/O Yêu cầu: có khả năng giao tiếp vớ ...
Nội dung trích xuất từ tài liệu:
GIÁO TRÌNH VI XỬ LÝ_GIỚI THIỆU VI ĐIỀU KHIỂN HỌ MCS-51 Giới thiệu VĐK họ MCS-51 MCS-51 - Architecture 1Plan Giới thiệu họ MCS-51TM Kiến trúc 8051 Cấu trúc cổng I/O Tổ chức bộ nhớ Các thanh ghi đặc biệt Bộ nhớ ngoài Hoạt động RESET MCS-51 - Architecture 2Họ MCS-51TM Do hãng Intel phát triển đầu tiên và được nhiều hãng sản xuất linh kiện phát triển theo Philip Atmel Siemens ... MCS-51 - Architecture 3Feature 8051 8052 8031ROM (program space in bytes) 4K 8K 0KRAM (bytes) 128 256 128Timers 2 3 2I/O pins 32 32 32Serial port 1 1 1Interrupt sources 6 8 6 MCS-51 - Architecture 4 Sơ đồ khốiExternal interrupts On-chip Timer/Counter ROM for Interrupt Timer 1 On-chip Counter program Control RAM Inputs Timer 0 code CPU Serial Bus 4 I/O Ports Port OSC Control P0 P1 P2 P3 TxD RxD Address/Data MCS-51 - Architecture 5 Sơ đồ chân Vcc P1.0 1 40 P0.0(AD0) P1.1 2 39 P0.1(AD1) P1.2 3 38 8051 P0.2(AD2) P1.3 4 37 P0.3(AD3) P1.4 5 36 (8031) P0.4(AD4) P1.5 6 35 P0.5(AD5) P1.6 7 34 P0.6(AD6) P1.7 8 33 P0.7(AD7) RST 9 32 (RXD)P3.0 10 31 EA/VPP (TXD)P3.1 ALE/PROG 11 30 (INT0)P3.2 12 29 PSEN P2.7(A15) (INT1)P3.3 13 28 (T0)P3.4 P2.6(A14) 14 27 (T1)P3.5 P2.5(A13) 15 26 P2.4(A12) (WR)P3.6 16 25 P2.3(A11) (RD)P3.7 17 24 P2.2(A10) XTAL2 18 23 P2.1(A9) XTAL1 19 22 MCS-51 - Architecture 6 P2.0(A8) GND 20 21Cấu trúc cổng I/O Yêu cầu: có khả năng giao tiếp vớ ...
Tìm kiếm theo từ khóa liên quan:
vi xử lý kỹ thuật vi xử lý tài liệu vi xử lý bải giảng vi xử lý giáo trình vi xử lýGợi ý tài liệu liên quan:
-
Đề cương chi tiết học phần Vi xử lý
12 trang 281 0 0 -
Báo cáo môn học vi xử lý: Khai thác phần mềm Proteus trong mô phỏng điều khiển
33 trang 172 0 0 -
Báo cáo môn Vi xử lý - TÌM HIỂU VỀ CÁC BỘ VI XỬ LÝ XEON CỦA INTEL
85 trang 151 0 0 -
Báo cáo bài tập lớn môn Kỹ thuật vi xử lý: Thiết kế mạch quang báo - ĐH Bách khoa Hà Nội
31 trang 131 0 0 -
Bài tập lớn môn Vi xử lý, vi điều khiển: Thiết kế bộ điều khiển tốc độ của động cơ điện một chiều
27 trang 114 0 0 -
Báo cáo thực tập ngành: Máy điện, khí cụ điện, truyền động điện, kỹ thuật vi xử lý
95 trang 105 0 0 -
Bài tập lớn Vi xử lý: Thiết kế môn học Đèn LED đơn ghép thành đèn quảng cáo
15 trang 104 0 0 -
Giáo trình Vi xử lý: Phần 1 - Phạm Quang Trí
122 trang 77 0 0 -
Đề tài : ĐIỀU KHIỂN CHUYỂN ĐỘNG RÔBÔT BẰNG ĐỘNG CƠ BƯỚC
23 trang 62 0 0 -
Điều khiển số (Digital Control Systems) - ĐH Bách Khoa Hà Nội
110 trang 54 0 0