Danh mục

Lý thuyết cơ bản về Chuyển mạch nhãn đa giao thức MPLS: Phần 1

Số trang: 172      Loại file: pdf      Dung lượng: 6.08 MB      Lượt xem: 9      Lượt tải: 0    
Hoai.2512

Xem trước 10 trang đầu tiên của tài liệu này:

Thông tin tài liệu:

Tài liệu Chuyển mạch nhãn đa giao thức MPLS: Phần 1 gồm nội dung 5 chương đầu Tài liệu. Nội dung phần này trình bày giới thiệu chung, lý thuyết cơ bản về chuyển mạch nhãn, chuyển mạch nhãn đa giao thức MPLS, chất lượng dịch vụ, định tuyến. Tham khảo nội dung phần 1 để hiểu rõ hơn về các nội dung trên.
Nội dung trích xuất từ tài liệu:
Lý thuyết cơ bản về Chuyển mạch nhãn đa giao thức MPLS: Phần 1HỌC VIỆN CÔNG NGHỆ Bưu CHÍNH VlỄN THÔNG Cơ Sở TẠI TP. HỒ CHÍ MINH Biên soạn: T S . T R Ầ N C Ô N G H Ù N G CHUYỂN MẠCH NHÃN ĐA GIAO THỨC MPLS NHÀ XUẤT BẢN THÔNG TIN VÀ TRUYỀN THQNG MỤC LỤCLỜI NÓ I Đ Ầ U ..... ............................. ........................................................................................5CHƯOÍNG 1: GIỚI THIỆU...................... .................................................................. 13 1.1. C Á C Y Ế U T Ố D Ã N Đ Ế N V IỆ C N G H IÊ N C Ú tJ C H U Y Ể N M Ạ C H N H Ã N 14 1.1.1. Sự p h á t triển cùa Internet.............................................................................................14 1.1.2. Giá cả và hiệu quả.........................................................................................................15 ỉ. 1.3. Sự tích hợp IP trên ATM ...............................................................................................16 1.1.4. M ở rộng các chức năng định tuyến......... .................................................................. 19 1.2. T Ó M T Ẳ T L ỊC H S Ừ ........................................................................................................ 20 1.2.1. Bộ định tuyến chuyển mạch tế bào CSR cùa Toshiba.............................................. 20 1.2.2. Chuyển mạch IP [ 4 ] ......................................................................................................21 1.2.3. Chuyển mạch th ẻ ........................................................................................................... 21 1.2.4. ARIS cùa IB M ................................................................................................................. 21 1.2.5. Chuyển mạch nhăn đa giao thức M P L S.................................................................... 22 1.3. KẾT LUẬN................................................................................. :............. ,........22CH Ư Ơ N G 2: L Ý TH U Y ẾT cơ BẢ N C Ủ A CHUYỂN M ẠCH N H Â N ..................23 2.1. TỔNG QUAN....................................................................................................... 23 2.2. KHÁI NIỆM VÀ HOẠT ĐỘNG c ơ BẢN TRONG MPLS..............................25 2.2. ỉ. Mặt phảng d ừ liệu và m ặt phằng đ iầ i k h iển .............................................................25 2.2.2. M ặtphẳng dữ liệu và mặt phẳng điều khiển trong IP ............................................. 26 2.2.3. Mặt phẳng dữ liệu và mặt phằng điều khiển trong M PLS.......................................26 2.2.4. Những lớp chuyển tiếp tương đương FEC .............................. ............................ 27 2.2.5. Định tuyển nhất q u á n ....................................................................................................28 2.3. T H À N H P H Ầ N Đ ỊN H T U Y Ế N .................................................................................... 28 2.3.1. Nhãn là g ì? ............................................................. ........................................................ 28 2.3.2. Bảng chuyển mạch nhãn................................. ............................................................. 29 2.3.3. Khả năng mang nhãn trong g ó i....................................................................................31 2.3.4. Thuật toán định tuyến chuyển mạch nhãn ..................................................................31 2.3.5. Thuật toán định tuyến đơn........... ................................................................................ 32 Chuyển mạch nhãn đa giao thức MPLS 2,3.6. Đa giao thức: trên và d ư ớ i........................ ................................................................. 33 2.4. TH À N H PH À N Đ IỀU K H IỂ N ..................................................................................... 34 2 .4 J. Kết hợp trong và kết hợp ngoài.................................................................................. 35 2.4.2. Kết hợp ngược dòng và kết hợp xuôi dòng................................................................35 2.4.3. Nhãn tự d o ..................................................................................................................... 36 2.4.4. Kết hợp nhãn luyến điều khiển và tuyển dữ liệu.......................................................36 2.4.5. Phân bố thông tin kểt hợp nhãn...................................................................................41 ...

Tài liệu được xem nhiều: