Thiết kế mạch bằng VHDL
Số trang: 104
Loại file: pdf
Dung lượng: 2.64 MB
Lượt xem: 24
Lượt tải: 0
Xem trước 10 trang đầu tiên của tài liệu này:
Thông tin tài liệu:
VDHL là Ngôn ngữ mô tả phần cứng cho các mạch tích hợp có tốc độ cao, là 1 loại Ngôn ngữ mô tả phần cứng được phát triển dùng cho chương trình VHSIC của bộ quốc phòng Mỹ. Mục tiêu của việc phát triển VHDL là có được Ngôn ngữ mô phỏng phần cứng tiêu chuẩn và thống nhất cho phép thử nghiệm các hệ thống nhanh hơn cũng như cho phép dễ dàng đưa các hệ thống đó vào ứng dụng trong thực tế...
Nội dung trích xuất từ tài liệu:
Thiết kế mạch bằng VHDL M M 6.1. PROCESS ---------------------------------------------------------------------------------------------------------------------- 71 6.2. S Ê VARIABLES. -------------------------------------------------------------------------------------------------------- 72 MC C 6.3. IF. ------------------------------------------------------------------------------------------------------------------------------- 73 6.4. WAIT. -------------------------------------------------------------------------------------------------------------------------- 76 6.5. CASE. --------------------------------------------------------------------------------------------------------------------------- 79 L Ê K ------------------------------------------------------------------------------------------------------------------- 3 6.6. LOOP. -------------------------------------------------------------------------------------------------------------------------- 84 6.7. BAD CLOCKING. ----------------------------------------------------------------------------------------------------------------- 91 1.1. GI T HDL ------------------------------------------------------------------------------------------------------------ 3 V 6.8. S H E----------------------------------------------------------------------- 94 . 1.2. GI ( ) THI VHDL. ------------------------------------------------------ 4 THI 1.2.1 H H D HH E H A ----------------------------------------------------------- 4 L Ê VARIABLE ---------------------------------------------------------------------------------------------------- 97 1.2.2 Quy trinh thi k E H A -------------------------------------------------------------------------------- 5 7.1. CONSTANT. ------------------------------------------------------------------------------------------------------------------- 97 1.2.3. H A -------------------------------------------------------------------------------------------------------------- 6 7.2. SIGNAL. ------------------------------------------------------------------------------------------------------------------------ 97 1.2.4. Chuy H A ------------------------------------------------------------------------------------------ 6 7.3. VARIABLE -------------------------------- ...
Nội dung trích xuất từ tài liệu:
Thiết kế mạch bằng VHDL M M 6.1. PROCESS ---------------------------------------------------------------------------------------------------------------------- 71 6.2. S Ê VARIABLES. -------------------------------------------------------------------------------------------------------- 72 MC C 6.3. IF. ------------------------------------------------------------------------------------------------------------------------------- 73 6.4. WAIT. -------------------------------------------------------------------------------------------------------------------------- 76 6.5. CASE. --------------------------------------------------------------------------------------------------------------------------- 79 L Ê K ------------------------------------------------------------------------------------------------------------------- 3 6.6. LOOP. -------------------------------------------------------------------------------------------------------------------------- 84 6.7. BAD CLOCKING. ----------------------------------------------------------------------------------------------------------------- 91 1.1. GI T HDL ------------------------------------------------------------------------------------------------------------ 3 V 6.8. S H E----------------------------------------------------------------------- 94 . 1.2. GI ( ) THI VHDL. ------------------------------------------------------ 4 THI 1.2.1 H H D HH E H A ----------------------------------------------------------- 4 L Ê VARIABLE ---------------------------------------------------------------------------------------------------- 97 1.2.2 Quy trinh thi k E H A -------------------------------------------------------------------------------- 5 7.1. CONSTANT. ------------------------------------------------------------------------------------------------------------------- 97 1.2.3. H A -------------------------------------------------------------------------------------------------------------- 6 7.2. SIGNAL. ------------------------------------------------------------------------------------------------------------------------ 97 1.2.4. Chuy H A ------------------------------------------------------------------------------------------ 6 7.3. VARIABLE -------------------------------- ...
Tìm kiếm theo từ khóa liên quan:
giáo trình kiểu dữ liệu mạch song song Ngôn ngữ mô tả mô phỏng phần cứng lập trình điện tử thiết kế mạchGợi ý tài liệu liên quan:
-
Giáo trình Lập trình cơ bản với C++: Phần 1
77 trang 228 0 0 -
Báo cáo thưc hành: Thiết kế mạch bằng phần mềm altium
9 trang 213 0 0 -
Tiểu luận: Tìm hiểu công nghệ OFDMA trong hệ thống LTE
19 trang 154 0 0 -
Hình thành hệ thống điều khiển trình tự xử lý các toán tử trong một biểu thức logic
50 trang 152 0 0 -
Hệ thống sưởi - thông gió - điều hòa không khí - Thực hành kỹ thuật điện - điện tử: Phần 1
109 trang 150 0 0 -
Báo cáo thực hành Môn: Công nghệ vi sinh
15 trang 150 0 0 -
GIỚI THIỆU CHUNG VỀ GIÁO TRÌNH
3 trang 141 0 0 -
Tài liệu Bệnh Học Thực Hành: TĨNH MẠCH VIÊM TẮC
8 trang 115 0 0 -
Giáo trình Cấu trúc dữ liệu và giải thuật: Phần 1 - Trần Hạnh Nhi
98 trang 111 0 0 -
88 trang 104 0 0