Danh mục

Thiết kế vi mạch VLSI ASIC (P2)

Số trang: 20      Loại file: pdf      Dung lượng: 1.92 MB      Lượt xem: 4      Lượt tải: 0    
Hoai.2512

Xem trước 2 trang đầu tiên của tài liệu này:

Thông tin tài liệu:

Logic CMOSNguyên tắc ghep cổng CMOSNguyên tắc mắc song song cho logic OR Nguyên tắc mắc nối tiếp cho logic ANDNguyên tắc thiết kế mạch CMOSViết hàm cho F (dùng bìa cacno nhóm phần ế ầ tử 1) Viết hà cho F’ (dù bì cacno nhóm phần hàm h dùng bìa hó hầ tử 0, hoặc lấy đảo của F)Thái nguyên 08/2008 Thiết kế vi mạch VLSI - ASIC - FPGA Slide 342.2. Logic CMOSThiết kế công AND hai đầu vàoa bF = a.bfF = a.b {dùng mạch nối tiếp} F’ = a’ + b’ {dùng mạch song song}0...
Nội dung trích xuất từ tài liệu:
Thiết kế vi mạch VLSI ASIC (P2) Chương 2: Công nghệ CMOS Cấu trúc của p-mos và n-mosThái nguyên 08/2008 Thiết kế vi mạch VLSI - ASIC - FPGA Slide 31 2.1. Chuển mạch Transistor MOSThái nguyên 08/2008 Thiết kế vi mạch VLSI - ASIC - FPGA Slide 32 2.2. Logic CMOS Cổng đảo: đảo:Thái nguyên 08/2008 Thiết kế vi mạch VLSI - ASIC - FPGA Slide 33 2.2. Logic CMOS Nguyên tắc ghep cổng CMOS Nguyên tắc mắc song song cho logic OR Nguyên tắc mắc nối tiếp cho logic AND Nguyên tắc thiết kế mạch CMOS Viết hàm cho F (dùng bìa cacno nhóm phần ế ầ tử 1) Viết hà cho F’ (dù bì cacno nhóm phần hàm h dùng bìa hó hầ tử 0, hoặc lấy đảo của F)Thái nguyên 08/2008 Thiết kế vi mạch VLSI - ASIC - FPGA Slide 34 2.2. Logic CMOS Thiết kế công AND hai đầu vào a F = a.b b f 0 1 F = a.b {dùng mạch nối tiếp} F’ = a’ + b’ {dùng mạch song song} 0 0 0 1 0 1Thái nguyên 08/2008 Thiết kế vi mạch VLSI - ASIC - FPGA Slide 35 2.2. Logic CMOS Thiết kế cổng AND hai đầu vào VDD a b F = a.b a b VSSThái nguyên 08/2008 Thiết kế vi mạch VLSI - ASIC - FPGA Slide 36 2.2. Logic CMOS a Cổng NAND 2 đầu vào: vào: F = a.b b b Xây dựng: Bảng chân lý… dựng: lý… Sơ đồ mạch: mạch:Thái nguyên 08/2008 Thiết kế vi mạch VLSI - ASIC - FPGA Slide 37 2.2. Logic CMOS Cổng OR 2 đầu vào: vào: a F= a+b bThái nguyên 08/2008 Thiết kế vi mạch VLSI - ASIC - FPGA Slide 38 2.2. Logic CMOS a F= a+b Cổng NOR 2 đầu vào: vào: b Xây dựng: Bảng chân lý… dựng: lý… Sơ đồ mạch: mạch:Thái nguyên 08/2008 Thiết kế vi mạch VLSI - ASIC - FPGA Slide 39 2.2. Logic CMOS Bài tập Thiết kế mạch thực hiện hàm logic sau sử dụng phần tử cơ bản CMOS ụ gp F = a.b.c // phần tử and 3 đầu vào F = a + b + c // phần tử or 3 đầu vào F = a.b.c + a’.d + e a’.Thái nguyên 08/2008 Thiết kế vi mạch VLSI - ASIC - FPGA Slide 40 2.2. Logic CMOS Mạch chốt: chốt:Thái nguyên 08/2008 Thiết kế vi mạch VLSI - ASIC - FPGA Slide 41 2.2. Logic CMOS Flip-Flop: Flip-Flop:Thái nguyên 08/2008 Thiết kế vi mạch VLSI - ASIC - FPGA Slide 42 2.2. Công truyền CMOS Công truyền: truyền:Thái nguyên 08/2008 Thiết kế vi mạch VLSI - ASIC - FPGA Slide 43 2.2. Công truyền CMOS Bộ ghép kênh CMOS 2 đầu vào: vào:Thái nguyên 08/2008 Thiết kế vi mạch VLSI - ASIC - FPGA Slide 44 2.2. Công truyền CMOS Bộ ghép kênh CMOS 2 đầu vào: vào: MUX là phần tử cơ bản tạo ra các khối logic trong thiết kế cho ASIC MUX còn được dùng để thiết kế ra các phần tử logic cơ bản và các mạch logic. (sẽ được chi logic. tiết ở chương 4)Thái nguyên 08/2008 Thiết kế vi mạch VLSI - ASIC - FPGA Slide 45 Chương 3: Các ASIC lập trình đượcThái nguyên 08/2008 Thiết kế vi mạch VLSI - ASIC - FPGA Slide 46 Liên kết lập trình được ASIC/FPGA được cấu tạo từ các phần tử hoặc các khối logic cơ bản. bản. Các khối này được liên kết với nhau một cách toàn diện, tức là mợi tiếp điểm đều được liên kết với nhau Các liên kết này sẽ trở nên dẫn khi khi được lậ t ì h gọi là antifuse – phản cầu đ lập trình, i tif hả ầ trìThái nguyên 08/2008 Thiết kế vi mạch VLSI - ASIC - FPGA Slide 47 3.1. Phản cầu trì (anti ...

Tài liệu được xem nhiều: