THỰC TẬP KỸ THUẬT SỐ - BÀI 1
Số trang: 12
Loại file: pdf
Dung lượng: 199.64 KB
Lượt xem: 12
Lượt tải: 0
Xem trước 2 trang đầu tiên của tài liệu này:
Thông tin tài liệu:
Các cửa logic cơ bản(Basic Logic Gates)A. Phần tóm tắt lý thuyếtMột cửa logic là một mạch logic với một hay nhiều đầu vào và một đầu ra. Chúng ta th-ờng gặp các cửa sau đây : 1. Cửa Đảo (Inverter) Mỗi cửa đảo có một đầu vào và một đầu ra Bảng chân lý x 0 1 Ký hiệu logic: Hàm logic: 2. Cửa Đệm (Buffer) Hai cửa đảo ghép nối tiếp tạo thành một cửa đệm Bảng chân lý x 0 1 Ký hiệu logic: Hàm logic: 3. Cửa Và (AND) Cửa Và có hai hoặc...
Nội dung trích xuất từ tài liệu:
THỰC TẬP KỸ THUẬT SỐ - BÀI 1 Bµi 1: C¸c cöa logic c¬ b¶n (Basic Logic Gates)A. PhÇn tãm t¾t lý thuyÕtMét cöa logic lµ mét m¹ch logic víi mét hay nhiÒu ®Çu vµo vµ mét ®Çu ra. Chóngta th−êng gÆp c¸c cöa sau ®©y :1. Cöa §¶o (Inverter) Mçi cöa ®¶o cã mét ®Çu vµo vµ mét ®Çu ra B¶ng ch©n lý x Q 0 1 1 0 x Q Ký hiÖu logic: = Q x Hµm logic:2. Cöa §Öm (Buffer) Hai cöa ®¶o ghÐp nèi tiÕp t¹o thµnh mét cöa ®Öm B¶ng ch©n lý x Q 0 0 1 1 x Q Ký hiÖu logic: = = Hµm logic: Q x3. Cöa Vµ (AND) Cöa Vµ cã hai hoÆc nhiÒu ®Çu vµo. - Khi mäi ®Çu vµo ë møc 1 th× ®Çu ra ë møc 1. - NÕu mét trong nh÷ng ®Çu vµo ë møc 0 th× ®Çu ra sÏ ë møc 0.D−íi ®©y lµ kÕt qu¶ viÕt cho mét cöa vµ hai ®Çu vµo. 3 x y Q B¶ng ch©n lý 0 0 0 0 1 0 1 0 0 1 1 1 x Q Ký hiÖu logic: y = Hµm logic: Q x.y4. Cöa Kh«ng Vµ (NAND) Cöa Kh«ng Vµ cã hai hoÆc nhiÒu ®Çu vµo. - NÕu mét trong nh÷ng ®Çu vµo ë møc 0, ®Çu ra sÏ ë møc logic 1. - Khi mäi ®Çu vµo ë møc logic 1, ®Çu ra ë møc 0.Cöa Kh«ng Vµ ®−îc coi nh− cöa Vµ ghÐp nèi tiÕp víi cöa §¶o. B¶ng ch©n lý x y Q 0 0 1 0 1 1 1 0 1 1 1 0 x Q Ký hiÖu logic: y = Hµm logic: Q x.y5. Cöa HoÆc (OR) Cöa HoÆc cã hai hoÆc nhiÒu ®Çu vµo. - NÕu bÊt kú mét ®Çu vµo nµo ë møc 1, ®Çu ra sÏ ë møc 1. - Khi mäi ®Çu vµo ë møc 0, ®Çu ra ë møc 0.KÕt qu¶ cho mét cöa HoÆc hai ®Çu vµo nh− sau : B¶ng ch©n lý 4 x y Q 0 0 0 0 1 1 1 0 1 1 1 1 x Q Ký hiÖu logic: y =x+y Q Hµm logic:6. Cöa Kh«ng HoÆc (NOR) Cöa Kh«ng HoÆc ®−îc coi nh− mét tæ hîp cña cöa hoÆc vµ cöa ®¶o ghÐp nèi tiÕp nhau. - BÊt kú mét ®Çu vµo nµo ë møc 1, ®Çu ra sÏ ë møc 0. - Khi mäi ®Çu vµo ë møc 0, ®Çu ra ë møc 1.D−íi ®©y lµ kÕt qu¶ viÕt cho cöa Kh«ng HoÆc hai ®Çu vµo. B¶ng ch©n lý x y Q 0 0 1 0 1 0 1 0 0 1 1 0 x Q Ký hiÖu logic: y =x+y Hµm logic: Q 5B. PhÇn thùc nghiÖm1. Nghiªn cøu sù ho¹t ®éng cña cöa Kh«ng Vµ 2 lèi vµo (2 - Input NAND Gate) C¸c lo¹i NAND 2 lèi vµo: 74LS00, 74LS37, 74LS132, 4093, 4011 S¬ ®å thÝ nghiÖm: §Çu vµo §Çu ra Q x y 0V 0 0 X 0 1 ...
Nội dung trích xuất từ tài liệu:
THỰC TẬP KỸ THUẬT SỐ - BÀI 1 Bµi 1: C¸c cöa logic c¬ b¶n (Basic Logic Gates)A. PhÇn tãm t¾t lý thuyÕtMét cöa logic lµ mét m¹ch logic víi mét hay nhiÒu ®Çu vµo vµ mét ®Çu ra. Chóngta th−êng gÆp c¸c cöa sau ®©y :1. Cöa §¶o (Inverter) Mçi cöa ®¶o cã mét ®Çu vµo vµ mét ®Çu ra B¶ng ch©n lý x Q 0 1 1 0 x Q Ký hiÖu logic: = Q x Hµm logic:2. Cöa §Öm (Buffer) Hai cöa ®¶o ghÐp nèi tiÕp t¹o thµnh mét cöa ®Öm B¶ng ch©n lý x Q 0 0 1 1 x Q Ký hiÖu logic: = = Hµm logic: Q x3. Cöa Vµ (AND) Cöa Vµ cã hai hoÆc nhiÒu ®Çu vµo. - Khi mäi ®Çu vµo ë møc 1 th× ®Çu ra ë møc 1. - NÕu mét trong nh÷ng ®Çu vµo ë møc 0 th× ®Çu ra sÏ ë møc 0.D−íi ®©y lµ kÕt qu¶ viÕt cho mét cöa vµ hai ®Çu vµo. 3 x y Q B¶ng ch©n lý 0 0 0 0 1 0 1 0 0 1 1 1 x Q Ký hiÖu logic: y = Hµm logic: Q x.y4. Cöa Kh«ng Vµ (NAND) Cöa Kh«ng Vµ cã hai hoÆc nhiÒu ®Çu vµo. - NÕu mét trong nh÷ng ®Çu vµo ë møc 0, ®Çu ra sÏ ë møc logic 1. - Khi mäi ®Çu vµo ë møc logic 1, ®Çu ra ë møc 0.Cöa Kh«ng Vµ ®−îc coi nh− cöa Vµ ghÐp nèi tiÕp víi cöa §¶o. B¶ng ch©n lý x y Q 0 0 1 0 1 1 1 0 1 1 1 0 x Q Ký hiÖu logic: y = Hµm logic: Q x.y5. Cöa HoÆc (OR) Cöa HoÆc cã hai hoÆc nhiÒu ®Çu vµo. - NÕu bÊt kú mét ®Çu vµo nµo ë møc 1, ®Çu ra sÏ ë møc 1. - Khi mäi ®Çu vµo ë møc 0, ®Çu ra ë møc 0.KÕt qu¶ cho mét cöa HoÆc hai ®Çu vµo nh− sau : B¶ng ch©n lý 4 x y Q 0 0 0 0 1 1 1 0 1 1 1 1 x Q Ký hiÖu logic: y =x+y Q Hµm logic:6. Cöa Kh«ng HoÆc (NOR) Cöa Kh«ng HoÆc ®−îc coi nh− mét tæ hîp cña cöa hoÆc vµ cöa ®¶o ghÐp nèi tiÕp nhau. - BÊt kú mét ®Çu vµo nµo ë møc 1, ®Çu ra sÏ ë møc 0. - Khi mäi ®Çu vµo ë møc 0, ®Çu ra ë møc 1.D−íi ®©y lµ kÕt qu¶ viÕt cho cöa Kh«ng HoÆc hai ®Çu vµo. B¶ng ch©n lý x y Q 0 0 1 0 1 0 1 0 0 1 1 0 x Q Ký hiÖu logic: y =x+y Hµm logic: Q 5B. PhÇn thùc nghiÖm1. Nghiªn cøu sù ho¹t ®éng cña cöa Kh«ng Vµ 2 lèi vµo (2 - Input NAND Gate) C¸c lo¹i NAND 2 lèi vµo: 74LS00, 74LS37, 74LS132, 4093, 4011 S¬ ®å thÝ nghiÖm: §Çu vµo §Çu ra Q x y 0V 0 0 X 0 1 ...
Tài liệu liên quan:
-
Giáo trình Mạch điện tử - Trường Cao đẳng nghề Số 20
97 trang 170 0 0 -
Phương pháp Xử lý ảnh bằng kỹ thuật số: Phần 1
92 trang 101 0 0 -
29 trang 99 0 0
-
Đồ án Thiết kế mạch điện tử - Chuyên đề: Thiết kế mạch nguồn 12V - 3A
25 trang 93 1 0 -
Giáo trình Lý thuyết mạch tín hiệu - Tập 1: Phần 1 - PGS.TS. Đỗ Huy Giác, TS. Nguyễn Văn Tách
122 trang 91 0 0 -
115 trang 90 1 0
-
4 trang 87 0 0
-
72 trang 86 0 0
-
161 trang 78 0 0
-
Giáo trình Xử lý số tín hiệu (Digital signal processing): Phần 1
95 trang 66 1 0