Danh mục

Bài giảng Kỹ thuật vi xử lý: Chương 2 - Nguyễn Văn Thọ

Số trang: 30      Loại file: pdf      Dung lượng: 774.45 KB      Lượt xem: 19      Lượt tải: 0    
tailieu_vip

Xem trước 3 trang đầu tiên của tài liệu này:

Thông tin tài liệu:

Nội dung của bài giảng Kỹ thuật vi xử lý Chương 2 Vi điều khiển MCS51 nhằm giới thiệu các vi bộ điều khiển và các bộ vi xử lý có ba điểm khác nhau chính sau: kiến trúc phần cứng, phạm vi ứng dụng, đặc điểm tập lệnh, các họ vi điều khiển phổ biến.
Nội dung trích xuất từ tài liệu:
Bài giảng Kỹ thuật vi xử lý: Chương 2 - Nguyễn Văn Thọ DuyTan University Kỹ thuật Vi xử lý ĐẠI HỌC DUY TÂN KHOA CÔNG NGHỆ THÔNG TIN CHƯƠNG 2 VI ĐIỀU KHIỂN MCS51 Nguyễn Văn Thọ Khoa Điện tử viễn thông Đại học Duy Tân – 2010 Nguyen Van Tho – Duy Tan University GIỚI THIỆU Các vi bộ điều khiển và các bộ vi xử lý có ba điểm khác nhau chính sau: Kiến trúc phần cứng Phạm vi ứng dụng Đặc điểm tập lệnh Các họ vi điều khiển phổ biến Intel 8051 PIC16C5x Motorola MC68xxx AVR PSoC 5-2 DuyTan University Kỹ thuật Vi xử lý Nguyen Van Tho – Duy Tan University VI ĐIỀU KHIỂN 8051 Hiện nay có hơn 40 công ty sản xuất các loại vi điều khiển khác nhau của họ 8051. Một số công ty có trên 40 version 8051. Các CORE 8051 có thể được tổ hợp trong các FPGA hay ASIC. Trên 100 triệu vi điều khiển 8051 được bán ra mỗi năm. Họ 8051 gặt hái được rất nhiều thành công và nó cũng trực tiếp ảnh hưởng đến cấu trúc của các họ vi điều khiển hiện nay. 5-3 Nguyen Van Tho – Duy Tan University VI ĐIỀU KHIỂN 8051 8051 thuộc họ vi điều khiển MCS-51. MCS-51 được phát triển bởi Intel và các nhà sản xuất khác (như Siemens, Philips) là các nhà cung cấp đứng thứ hai của họ này. Tóm tắt một số đặc điểm chính của họ 8051: • 4K bytes ROM trong • 128 bytes RAM trong • 4 cổng I/O 8-bit • 2 bộ định thời 16 bit • Giao diện nối tiếp • Quản lý được 64K bộ nhớ code bên ngoài • Quản lý được 64K bộ nhớ dữ liệu bên ngoài 5-4 DuyTan University Kỹ thuật Vi xử lý Nguyen Van Tho – Duy Tan University SƠ ĐỒ KHỐI 8051 External interrupts On-chip Timer/Counter Interrupt ROM for On-chip Timer 1 Counter Control program RAM Timer 0 Inputs code CPU Bus Serial 4 I/O Ports OSC Control Port P0 P1 P2 P3 TxD RxD Address/Data 5-5 Nguyen Van Tho – Duy Tan University CÁC CHÂN CỦA 8051 P1.0 1 40 Vcc P1.1 2 39 P0.0(AD0) P1.2 3 38 P0.1(AD1) P1.3 P1.4 4 5 8051 37 36 P0.2(AD2) P0.3(AD3) P1.5 6 35 P0.4(AD4) P1.6 7 34 ...

Tài liệu được xem nhiều: