Bài giảng Nhập môn mạch số: Chương 6.2 – ĐH CNTT
Số trang: 31
Loại file: pdf
Dung lượng: 1.25 MB
Lượt xem: 11
Lượt tải: 0
Xem trước 4 trang đầu tiên của tài liệu này:
Thông tin tài liệu:
Chương này tập trung trình bày về mạch tuần tự - bộ đếm. Nội dung chính trong chương này gồm có: Bộ đếm bất đồng bộ (Asynchronous counters), hệ số của bộ đếm (MOD number), bộ đếm lên/xuống (up/down counters), phân tích và thiết kế bộ đếm bất đồng bộ, delay của mạch (propagation delay).
Nội dung trích xuất từ tài liệu:
Bài giảng Nhập môn mạch số: Chương 6.2 – ĐH CNTTNHẬP MÔN MẠCH SỐCHƯƠNG 6: MẠCH TUẦN TỰ- BỘ ĐẾMNội dung Bộ đếm bất đồng bộ (Asynchronous counters)Hệ số của bộ đếm (MOD number)Bộ đếm lên/xuống (Up/ Down counters)Phân tích và thiết kế bộ đếm bất đồng bộDelay của mạch (Propagation delay) Bộ đếm đồng bộ (Synchronous counters)Phân tích bộ đếm đồng bộ (Analyze synchronous counters)Thiết kế bộ đếm đồng bộ (Design synchronous counter) Thanh ghi (Register)11/2/2017Copyrights 2016 UIT-CE. All Rights Reserved.2Bộ đếm bất đồng bộXem xét hoạt động của bộ đếm 4-bit bên dưới– Clock chỉ được kết nối đến chân CLK của FF A– J và K của tất cả FF đều bằng 1– Ngõ ra Q của FF A kết nối với chân CLK của FF B,tiếp tục kết nối như vậy với FF C, D.– Ngõ ra của các FF D, C, B và A tạo thành bộ đếm4-bit binary với D có trọng số cao nhất (MSB)Bảng sự thật FF-J_KNote: * tất cả ngõ vào J và K của các FF được đưa vào mức 111/2/2017Copyrights 2016 UIT-CE. All Rights Reserved.3Bộ đếm bất đồng bộSau cạnh xuống của xung CLKthứ 16, bộ đếm sẽ quay trở lạitrạng thái ban đầuDCBA = 0000Bảng sự thật FF-J_K11/2/2017Copyrights 2016 UIT-CE. All Rights Reserved.4Bộ đếm bất đồng bộ Các FFs không thay đổi trạng thái đồng bộ với xung ClockTrong ví dụ ở slide trước,Chỉ FF A mới thay đổi tại cạnh xuống của xung Clock ,FF B phải đợi FF A thay đổi trạng thái trước khi nó có thể lật,FF C phải đợi FF B thay đổi, tương tự với FF D phải đợi FF C Có trì hoãn (delay) giữa các FF liên tiếp nhau Chỉ FF có trọng số thấp nhất mới kết nối với xung Clock Bộ đếm trên còn được gọi là bộ đếm tích lũy trì hoãn(ripple counter)11/2/2017Copyrights 2016 UIT-CE. All Rights Reserved.5
Nội dung trích xuất từ tài liệu:
Bài giảng Nhập môn mạch số: Chương 6.2 – ĐH CNTTNHẬP MÔN MẠCH SỐCHƯƠNG 6: MẠCH TUẦN TỰ- BỘ ĐẾMNội dung Bộ đếm bất đồng bộ (Asynchronous counters)Hệ số của bộ đếm (MOD number)Bộ đếm lên/xuống (Up/ Down counters)Phân tích và thiết kế bộ đếm bất đồng bộDelay của mạch (Propagation delay) Bộ đếm đồng bộ (Synchronous counters)Phân tích bộ đếm đồng bộ (Analyze synchronous counters)Thiết kế bộ đếm đồng bộ (Design synchronous counter) Thanh ghi (Register)11/2/2017Copyrights 2016 UIT-CE. All Rights Reserved.2Bộ đếm bất đồng bộXem xét hoạt động của bộ đếm 4-bit bên dưới– Clock chỉ được kết nối đến chân CLK của FF A– J và K của tất cả FF đều bằng 1– Ngõ ra Q của FF A kết nối với chân CLK của FF B,tiếp tục kết nối như vậy với FF C, D.– Ngõ ra của các FF D, C, B và A tạo thành bộ đếm4-bit binary với D có trọng số cao nhất (MSB)Bảng sự thật FF-J_KNote: * tất cả ngõ vào J và K của các FF được đưa vào mức 111/2/2017Copyrights 2016 UIT-CE. All Rights Reserved.3Bộ đếm bất đồng bộSau cạnh xuống của xung CLKthứ 16, bộ đếm sẽ quay trở lạitrạng thái ban đầuDCBA = 0000Bảng sự thật FF-J_K11/2/2017Copyrights 2016 UIT-CE. All Rights Reserved.4Bộ đếm bất đồng bộ Các FFs không thay đổi trạng thái đồng bộ với xung ClockTrong ví dụ ở slide trước,Chỉ FF A mới thay đổi tại cạnh xuống của xung Clock ,FF B phải đợi FF A thay đổi trạng thái trước khi nó có thể lật,FF C phải đợi FF B thay đổi, tương tự với FF D phải đợi FF C Có trì hoãn (delay) giữa các FF liên tiếp nhau Chỉ FF có trọng số thấp nhất mới kết nối với xung Clock Bộ đếm trên còn được gọi là bộ đếm tích lũy trì hoãn(ripple counter)11/2/2017Copyrights 2016 UIT-CE. All Rights Reserved.5
Tìm kiếm theo từ khóa liên quan:
Nhập môn mạch số Bài giảng Nhập môn mạch số Kỹ thuật số Mạch logic Mạch tuần tự Bộ đếm bất đồng bộGợi ý tài liệu liên quan:
-
29 trang 92 0 0
-
Phương pháp Xử lý ảnh bằng kỹ thuật số: Phần 1
92 trang 89 0 0 -
115 trang 77 1 0
-
161 trang 76 0 0
-
Giáo trình Xử lý số tín hiệu (Digital signal processing): Phần 1
95 trang 58 1 0 -
408 trang 51 0 0
-
Ứng dụng mô hình thông tin BIM trong dự án trạm biến áp và đường dây truyền tải điện
13 trang 48 0 0 -
Đề thi học kì 1 môn Kỹ thuật số năm 2020-2021 có đáp án - Trường ĐH Sư Phạm Kỹ Thuật TP.HCM
9 trang 46 0 0 -
Thiết kế mạch số dùng HDL-Thiết kế luận lý với Verilog
21 trang 39 0 0 -
Bài tập và hướng dẫn giải bài tập lập trình PLC S7-300
89 trang 38 0 0