![Phân tích tư tưởng của nhân dân qua đoạn thơ: Những người vợ nhớ chồng… Những cuộc đời đã hóa sông núi ta trong Đất nước của Nguyễn Khoa Điềm](https://timtailieu.net/upload/document/136415/phan-tich-tu-tuong-cua-nhan-dan-qua-doan-tho-039-039-nhung-nguoi-vo-nho-chong-nhung-cuoc-doi-da-hoa-song-nui-ta-039-039-trong-dat-nuoc-cua-nguyen-khoa-136415.jpg)
Bài giảng Thiết kế số: Chương 3 (Phần 3) - TS. Hoàng Mạnh Thắng (ĐH Bách khoa Hà Nội)
Số trang: 10
Loại file: pdf
Dung lượng: 1.19 MB
Lượt xem: 15
Lượt tải: 0
Xem trước 2 trang đầu tiên của tài liệu này:
Thông tin tài liệu:
Bài giảng "Thiết kế số - Chương 3: Thực hiện tối ưu hàm logic - Mạch nhiều đầu ra, mạch dùng cổng NAND và NOR" cung cấp cho người đọc các kiến thức: Mạch nhiều đầu ra, mạch logic dùng cổng NAND và NOR, DeMorgan cho các cổng NAND và NOR, mạng OR-AND và NOR-NOR,... Mời các bạn cùng tham khảo nội dung chi tiết.
Nội dung trích xuất từ tài liệu:
Bài giảng Thiết kế số: Chương 3 (Phần 3) - TS. Hoàng Mạnh Thắng (ĐH Bách khoa Hà Nội) Người trình bày:TS. Hoàng Mạnh ThắngMạch nhiều đầu ra Mới xét các ví dụ có một đầu ra Thực tế, các hàm này có thể chỉ là một phần của các mạch lớn có nhiều hàm Các mạch thực hiện các hàm có thể được ghép vào một mạch có nhiều đầu ra chi phí ít hơn bằng cách chia sẻ các cổng. Khoa ĐT-VT, Đại học Bách Khoa Hà nộiChương 3 Tiến sỹ Hoàng Mạnh Thắng 2Ví dụ mạch có nhiều đầu ra COST bỏ qua các cổng NOT Khoa ĐT-VT, Đại học Bách Khoa Hà nộiChương 3 Tiến sỹ Hoàng Mạnh Thắng 3Ví dụ mạch có nhiều đầu ra (cont.) Trong trường hợp này, mạch tối thiểu được sinh ra từ mạch tối thiểu cho mỗi hàm (f1 và f2) Cost nhỏ hơn 2 mạch Khoa ĐT-VT, Đại học Bách Khoa Hà nội Chương 3 Tiến sỹ Hoàng Mạnh Thắng 4Ví dụ mạch có nhiều đầu ra (cont.) Xét hai hàm f3 và f4 Thực hiện tối ưu hóa hàm f3 Thực hiện tối ưu hóa hàm f4 Khoa ĐT-VT, Đại học Bách Khoa Hà nội Chương 3 Tiến sỹ Hoàng Mạnh Thắng 5Ví dụ mạch có nhiều đầu ra (cont.) Thực hiện tối ưu hóa đồng thời hàm f3 và f4 Khoa ĐT-VT, Đại học Bách Khoa Hà nội Chương 3 Tiến sỹ Hoàng Mạnh Thắng 6Mạch logic dùng cổng NAND vàNOR Cổng NAND là tổ hợp Cổng NOR là tổ của AND và NOT hợp của OR và NOT Khoa ĐT-VT, Đại học Bách Khoa Hà nộiChương 3 Tiến sỹ Hoàng Mạnh Thắng 7DeMorgan cho các cổng NANDvà NOR Khoa ĐT-VT, Đại học Bách Khoa Hà nộiChương 3 Tiến sỹ Hoàng Mạnh Thắng 8AND-OR và NAND-NAND Nếu có mạng ở dạng AND-OR (SOP) có thể chuyển thành mạng NAND-NAND Khoa ĐT-VT, Đại học Bách Khoa Hà nộiChương 3 Tiến sỹ Hoàng Mạnh Thắng 9 Mạng OR-AND và NOR-NOR Nếu có mạng ở dạng OR-AND (POS) có thể chuyển thành mạng NOR-NOR Khoa ĐT-VT, Đại học Bách Khoa Hà nộiChương 3 Tiến sỹ Hoàng Mạnh Thắng 10
Nội dung trích xuất từ tài liệu:
Bài giảng Thiết kế số: Chương 3 (Phần 3) - TS. Hoàng Mạnh Thắng (ĐH Bách khoa Hà Nội) Người trình bày:TS. Hoàng Mạnh ThắngMạch nhiều đầu ra Mới xét các ví dụ có một đầu ra Thực tế, các hàm này có thể chỉ là một phần của các mạch lớn có nhiều hàm Các mạch thực hiện các hàm có thể được ghép vào một mạch có nhiều đầu ra chi phí ít hơn bằng cách chia sẻ các cổng. Khoa ĐT-VT, Đại học Bách Khoa Hà nộiChương 3 Tiến sỹ Hoàng Mạnh Thắng 2Ví dụ mạch có nhiều đầu ra COST bỏ qua các cổng NOT Khoa ĐT-VT, Đại học Bách Khoa Hà nộiChương 3 Tiến sỹ Hoàng Mạnh Thắng 3Ví dụ mạch có nhiều đầu ra (cont.) Trong trường hợp này, mạch tối thiểu được sinh ra từ mạch tối thiểu cho mỗi hàm (f1 và f2) Cost nhỏ hơn 2 mạch Khoa ĐT-VT, Đại học Bách Khoa Hà nội Chương 3 Tiến sỹ Hoàng Mạnh Thắng 4Ví dụ mạch có nhiều đầu ra (cont.) Xét hai hàm f3 và f4 Thực hiện tối ưu hóa hàm f3 Thực hiện tối ưu hóa hàm f4 Khoa ĐT-VT, Đại học Bách Khoa Hà nội Chương 3 Tiến sỹ Hoàng Mạnh Thắng 5Ví dụ mạch có nhiều đầu ra (cont.) Thực hiện tối ưu hóa đồng thời hàm f3 và f4 Khoa ĐT-VT, Đại học Bách Khoa Hà nội Chương 3 Tiến sỹ Hoàng Mạnh Thắng 6Mạch logic dùng cổng NAND vàNOR Cổng NAND là tổ hợp Cổng NOR là tổ của AND và NOT hợp của OR và NOT Khoa ĐT-VT, Đại học Bách Khoa Hà nộiChương 3 Tiến sỹ Hoàng Mạnh Thắng 7DeMorgan cho các cổng NANDvà NOR Khoa ĐT-VT, Đại học Bách Khoa Hà nộiChương 3 Tiến sỹ Hoàng Mạnh Thắng 8AND-OR và NAND-NAND Nếu có mạng ở dạng AND-OR (SOP) có thể chuyển thành mạng NAND-NAND Khoa ĐT-VT, Đại học Bách Khoa Hà nộiChương 3 Tiến sỹ Hoàng Mạnh Thắng 9 Mạng OR-AND và NOR-NOR Nếu có mạng ở dạng OR-AND (POS) có thể chuyển thành mạng NOR-NOR Khoa ĐT-VT, Đại học Bách Khoa Hà nộiChương 3 Tiến sỹ Hoàng Mạnh Thắng 10
Tìm kiếm theo từ khóa liên quan:
Bài giảng Thiết kế số Thiết kế số Thực hiện tối ưu hàm logic Mạch nhiều đầu ra Mạch dùng cổng NAND Mạch dùng cổng NORTài liệu liên quan:
-
Bài giảng Thiết kế số: Chương 4 - TS. Hoàng Mạnh Thắng (ĐH Bách khoa Hà Nội)
18 trang 33 0 0 -
Bài giảng HDL & FPGA - Chương 3: Thiết kế số
110 trang 30 0 0 -
Bài giảng Thiết kế số: Chương 4 (Phần 3) - TS. Hoàng Mạnh Thắng
8 trang 20 0 0 -
Bài giảng Thiết kế số: Các vấn đề cơ bản của kỹ thuật số - TS. Hoàng Mạnh Thắng
11 trang 20 0 0 -
Bài giảng Thiết kế số: Chương 1 - TS. Hoàng Mạnh Thắng
15 trang 19 0 0 -
Bài giảng Thiết kế logic số (VLSI design): Chương 3.3 - Trịnh Quang Kiên
15 trang 18 0 0 -
Bài giảng Thiết kế số: Chương 5 (Phần 4) - TS. Hoàng Mạnh Thắng
19 trang 17 0 0 -
Bài giảng Thiết kế logic số (VLSI design): Chương 3.5 - Trịnh Quang Kiên
21 trang 17 0 0 -
Bài giảng Thiết kế số: Chương 2 (Phần 1) - TS. Hoàng Mạnh Thắng (ĐH Bách khoa Hà Nội)
20 trang 17 0 0 -
Bài giảng Thiết kế logic số (VLSI design): Chương 3.4 - Trịnh Quang Kiên
21 trang 16 0 0