![Phân tích tư tưởng của nhân dân qua đoạn thơ: Những người vợ nhớ chồng… Những cuộc đời đã hóa sông núi ta trong Đất nước của Nguyễn Khoa Điềm](https://timtailieu.net/upload/document/136415/phan-tich-tu-tuong-cua-nhan-dan-qua-doan-tho-039-039-nhung-nguoi-vo-nho-chong-nhung-cuoc-doi-da-hoa-song-nui-ta-039-039-trong-dat-nuoc-cua-nguyen-khoa-136415.jpg)
Bài giảng Thiết kế số: Chương 4 (Phần 2) - TS. Hoàng Mạnh Thắng
Số trang: 11
Loại file: pdf
Dung lượng: 998.69 KB
Lượt xem: 8
Lượt tải: 0
Xem trước 2 trang đầu tiên của tài liệu này:
Thông tin tài liệu:
Bài giảng "Thiết kế số - Chương 4: Công nghệ thực hiện mạch - Bảng Look-up, các cổng XNOR và XOR" cung cấp cho người đọc các kiến thức: Các bảng look-up, cấu trúc của LUT hai đầu vào, cổng Exclusive NOR - XNOR. Mời các bạn cùng tham khảo nội dung chi tiết.
Nội dung trích xuất từ tài liệu:
Bài giảng Thiết kế số: Chương 4 (Phần 2) - TS. Hoàng Mạnh Thắng Người trình bày:TS. Hoàng Mạnh ThắngCác bảng look-up (look-up table-LUT) Một khối LB thường được dùng trong FPGA là bảng look-up (LUT) LUT chứa các ô nhớ (storage cells), chúng thường được dùng để thực hiện các hàm logic nhỏ Mỗi cell có thể lưu một giá trị logic ‘0’ hoặc ‘1’ Các bộ ghép kênh được dùng để chọn một trong các storage cell cho đầu ra Các cells chứa bảng chân lý cho một hàm và các bộ ghép kênh chọn cell cụ thể để đưa ra dựa trên một tập các đầu vào điều khiển lựa chọn Khoa ĐT-VT, Đại học Bách Khoa Hà nộiChương 4 Tiến sỹ Hoàng Mạnh Thắng 2Cấu trúc của LUT hai đầu vào Khoa ĐT-VT, Đại học Bách Khoa Hà nộiChương 4 Tiến sỹ Hoàng Mạnh Thắng 3Ví dụ Programmable LUT chohàm f=a’b+ab’ Khoa ĐT-VT, Đại học Bách Khoa Hà nộiChương 4 Tiến sỹ Hoàng Mạnh Thắng 4LUT 3 đầu vào Khoa ĐT-VT, Đại học Bách Khoa Hà nộiChương 4 Tiến sỹ Hoàng Mạnh Thắng 5Bài tập: LUT 3 đầu vào Đưa ra LUT 3 đầu vào có thể lập trình cho hàm sau: N Khoa ĐT-VT, Đại học Bách Khoa Hà nộiChương 4 Tiến sỹ Hoàng Mạnh Thắng 6 Cổng exclusive OR - XOR Đây cũng là phần tử cơ bản và rất hữu ích cho việc thực hiện các phép toán XOR được ký hiệu Dạng tổng các tích a b =ab’+a’b Cho ra ‘1’ nếu các đầu vào khác nhau Khoa ĐT-VT, Đại học Bách Khoa Hà nộiChương 4 Tiến sỹ Hoàng Mạnh Thắng 7Ví dụ mạch cộng dùng XOR Khoa ĐT-VT, Đại học Bách Khoa Hà nộiChương 4 Tiến sỹ Hoàng Mạnh Thắng 8Bài tập: XOR với 3 đầu vào Viết dạng SOP cho biểu thức sau Khoa ĐT-VT, Đại học Bách Khoa Hà nộiChương 4 Tiến sỹ Hoàng Mạnh Thắng 9Cổng Exclusive NOR - XNOR Sinh ra từ XOR, là NOT của XOR XNOR được ký hiệu là: ≡ a≡b=(a b)’=ab+a’b’ Đầu ra là ‘1’ khi tất cả các đầu vào giống nhau Khoa ĐT-VT, Đại học Bách Khoa Hà nộiChương 4 Tiến sỹ Hoàng Mạnh Thắng 10Bài tập: NXOR ba đầu vào Viết dạng SOP cho biểu thức sau Khoa ĐT-VT, Đại học Bách Khoa Hà nộiChương 4 Tiến sỹ Hoàng Mạnh Thắng 11
Nội dung trích xuất từ tài liệu:
Bài giảng Thiết kế số: Chương 4 (Phần 2) - TS. Hoàng Mạnh Thắng Người trình bày:TS. Hoàng Mạnh ThắngCác bảng look-up (look-up table-LUT) Một khối LB thường được dùng trong FPGA là bảng look-up (LUT) LUT chứa các ô nhớ (storage cells), chúng thường được dùng để thực hiện các hàm logic nhỏ Mỗi cell có thể lưu một giá trị logic ‘0’ hoặc ‘1’ Các bộ ghép kênh được dùng để chọn một trong các storage cell cho đầu ra Các cells chứa bảng chân lý cho một hàm và các bộ ghép kênh chọn cell cụ thể để đưa ra dựa trên một tập các đầu vào điều khiển lựa chọn Khoa ĐT-VT, Đại học Bách Khoa Hà nộiChương 4 Tiến sỹ Hoàng Mạnh Thắng 2Cấu trúc của LUT hai đầu vào Khoa ĐT-VT, Đại học Bách Khoa Hà nộiChương 4 Tiến sỹ Hoàng Mạnh Thắng 3Ví dụ Programmable LUT chohàm f=a’b+ab’ Khoa ĐT-VT, Đại học Bách Khoa Hà nộiChương 4 Tiến sỹ Hoàng Mạnh Thắng 4LUT 3 đầu vào Khoa ĐT-VT, Đại học Bách Khoa Hà nộiChương 4 Tiến sỹ Hoàng Mạnh Thắng 5Bài tập: LUT 3 đầu vào Đưa ra LUT 3 đầu vào có thể lập trình cho hàm sau: N Khoa ĐT-VT, Đại học Bách Khoa Hà nộiChương 4 Tiến sỹ Hoàng Mạnh Thắng 6 Cổng exclusive OR - XOR Đây cũng là phần tử cơ bản và rất hữu ích cho việc thực hiện các phép toán XOR được ký hiệu Dạng tổng các tích a b =ab’+a’b Cho ra ‘1’ nếu các đầu vào khác nhau Khoa ĐT-VT, Đại học Bách Khoa Hà nộiChương 4 Tiến sỹ Hoàng Mạnh Thắng 7Ví dụ mạch cộng dùng XOR Khoa ĐT-VT, Đại học Bách Khoa Hà nộiChương 4 Tiến sỹ Hoàng Mạnh Thắng 8Bài tập: XOR với 3 đầu vào Viết dạng SOP cho biểu thức sau Khoa ĐT-VT, Đại học Bách Khoa Hà nộiChương 4 Tiến sỹ Hoàng Mạnh Thắng 9Cổng Exclusive NOR - XNOR Sinh ra từ XOR, là NOT của XOR XNOR được ký hiệu là: ≡ a≡b=(a b)’=ab+a’b’ Đầu ra là ‘1’ khi tất cả các đầu vào giống nhau Khoa ĐT-VT, Đại học Bách Khoa Hà nộiChương 4 Tiến sỹ Hoàng Mạnh Thắng 10Bài tập: NXOR ba đầu vào Viết dạng SOP cho biểu thức sau Khoa ĐT-VT, Đại học Bách Khoa Hà nộiChương 4 Tiến sỹ Hoàng Mạnh Thắng 11
Tìm kiếm theo từ khóa liên quan:
Bài giảng Thiết kế số Thiết kế số Công nghệ thực hiện mạch Bảng Look-up Cổng XNOR và XOR Cấu trúc của LUT hai đầu vào Cổng Exclusive NORTài liệu liên quan:
-
Bài giảng Thiết kế số: Chương 4 - TS. Hoàng Mạnh Thắng (ĐH Bách khoa Hà Nội)
18 trang 34 0 0 -
Bài giảng HDL & FPGA - Chương 3: Thiết kế số
110 trang 31 0 0 -
Bài giảng Thiết kế số: Chương 4 (Phần 3) - TS. Hoàng Mạnh Thắng
8 trang 21 0 0 -
Bài giảng Thiết kế số: Các vấn đề cơ bản của kỹ thuật số - TS. Hoàng Mạnh Thắng
11 trang 21 0 0 -
Bài giảng Thiết kế số: Chương 1 - TS. Hoàng Mạnh Thắng
15 trang 20 0 0 -
Bài giảng Thiết kế logic số (VLSI design): Chương 3.3 - Trịnh Quang Kiên
15 trang 19 0 0 -
Bài giảng Thiết kế số: Chương 5 (Phần 4) - TS. Hoàng Mạnh Thắng
19 trang 18 0 0 -
Bài giảng Thiết kế logic số (VLSI design): Chương 3.5 - Trịnh Quang Kiên
21 trang 18 0 0 -
Bài giảng Thiết kế số: Chương 2 (Phần 1) - TS. Hoàng Mạnh Thắng (ĐH Bách khoa Hà Nội)
20 trang 18 0 0 -
Bài giảng Thiết kế logic số (VLSI design): Chương 3.4 - Trịnh Quang Kiên
21 trang 17 0 0