Danh mục

Bài giảng Xử lý tin hiệu số với FPGA: Chương 1 - Hoàng Trang

Số trang: 55      Loại file: pdf      Dung lượng: 9.74 MB      Lượt xem: 13      Lượt tải: 0    
tailieu_vip

Xem trước 6 trang đầu tiên của tài liệu này:

Thông tin tài liệu:

Bài giảng "Xử lý tin hiệu số với FPGA" Chương 1: Tổng quan, cung cấp cho người học những kiến thức như: tổng quan môn học; phương pháp luận thiết kế và giải pháp FPGA; thiết kế giải thuật DSP với FPGA. Mời các bạn cùng tham khảo!
Nội dung trích xuất từ tài liệu:
Bài giảng Xử lý tin hiệu số với FPGA: Chương 1 - Hoàng Trang 1/26/2013 Đ I H C QU C GIA TP.H CHÍ MINH TRƯ NG Đ I H C BÁCH KHOA KHOA ĐI N-ĐI N T B MÔN K THU T ĐI N T X LÝ TÍN Hi U S V I FPGA Chaper 1: Introduction om GV: Hoàng Trang .c Email: hoangtrang@hcmut.edu.vn mr.hoangtrang@gmail.com ng Thank to: th y H Trung M co TP.H Chí Minh 01/2013 1 an th ng Content o du + T ng quan môn h c ucu + Phương pháp lu n thi t k và gi i pháp FPGA + Thi t k gi i thu t DSP v i FPGA BM Đi n T -DSP-FPGA-chapter1 Hoàng Trang 01/2013 2 1CuuDuongThanCong.com https://fb.com/tailieudientucntt 1/26/2013 Outline: how to evaluate? How to evaluate? 1. Quiz: 10% 2. Homework (textbook) : 10% (team work) 3. Project: 20% (team work) 4. Mid-term: 20% om 5. Final exam: 40% .c Textbook: “VLSI Digital Signal Processing: Design and Implementation” ng Keshab K. Parhi co BM Đi n T -DSP-FPGA-chapter1 Hoàng Trang 01/2013 3 an th ng Outline o du Hardware Algorithm design and • DSP Systems, A/D and D/A transformations converters • Scheduling, Resource u • FPGA for signal processing Allocation, Synthesiscu (Altera, Xilinx), • Finite-word length effects • Application domain specific • Algorithmic transformations instruction set processors • FIR filter design • SoC, DSP Multiprocessors • FFT design • Signal processing arithmetic • IIR filter design units • Adaptive filter design BM Đi n T -DSP-FPGA-chapter1 Hoàng Trang 01/2013 4 2CuuDuongThanCong.com https://fb.com/tailieudientucntt 1/26/2013 Course Conduct • Course notes will be posted on the course web page • Assignments with solutions will be provided and will not be graded • The exam will be prepared based on lecture om slides, references and assignments .c ng co BM Đi n T -DSP-FPGA-chapter1 Hoàng Trang 01/2013 5 an th ng Course Objectives … To o du • Understand tradeoffs in implementing DSP algorithms u • Know basic DSP architecturescu • Know some reduced complexity strategies for algorithms mainly on FPGA. • Know about commercial DSP solution • Know and understand system-level design tools • Understand research topics related to algorithmic modifications and algorithm-architecture matching BM Đi n T -DSP-FPGA-chapter1 Hoàng Trang 01/2013 6 3CuuDuongThanCong.com https://fb.com/tailieudientucntt 1/26/2013 Why this course? There is the demand to derive more information per signal. “More” means • Faster: Derive more information per unit time; – Faster hardware – Newer algorithms with fewer operations om • Cheaper: Derive information at a reduced cost in processor size, weight, power consumption, or .c dollars; • Better: Derive higher quality information, (higher ng precision, finer resolution, higher SNR) co BM Đi n T -DSP-FPGA-chapter1 Hoàng Trang 01/2013 7 an ...

Tài liệu được xem nhiều:

Gợi ý tài liệu liên quan: