Danh mục

Đề tài: Thiết Kế Hệ Thống Hẹn Giờ Cho Thiết Bị Điện

Số trang: 49      Loại file: pdf      Dung lượng: 1.04 MB      Lượt xem: 19      Lượt tải: 0    
tailieu_vip

Hỗ trợ phí lưu trữ khi tải xuống: 49,000 VND Tải xuống file đầy đủ (49 trang) 0
Xem trước 5 trang đầu tiên của tài liệu này:

Thông tin tài liệu:

Cơ sở lý thuyết đề tài 1- 1. 1- 2. 1- 3. 1- 4. 1- 5. 1- 6. 1- 7. Tổng quan về mạch số Các hàm logic cơ bản Mạch điện cổng TTL Mạch logic tổ hợp Mạch dãy Bộ đếm Bộ tạo xung clock IC NE555 Phần 2:Quá trình thiết kế và nguyên lý hoạt động 2- 1. 2- 2. 2- 3. 2- 4. 2- 5 Tổng quan đề tài Chức năng của hệ thống hẹn giờ cho thiết bị điện Sơ đồ khối của hệ thống hẹn giờ cho thiết bị điện Thiết kế chi tiết từng...
Nội dung trích xuất từ tài liệu:
Đề tài: " Thiết Kế Hệ Thống Hẹn Giờ Cho Thiết Bị Điện " Giáo trình PHP căn bản Đồ án mạch logic GVHD:Nguyễn Thị Minh MỤC LỤC Trang Lời nói đầu 02 Phần 1: Cơ sở lý thuyết đề tài 03 Tổng quan về mạch số 1- 1. 03 Các hàm logic c ơ bản 1- 2. 04 Mạch điện cổng TTL 1- 3. 07 Mạch logic tổ hợp 1- 4. 12 Mạch dãy 1- 5. 23 Bộ đếm 1- 6. 28 Bộ tạo xung clock IC NE555 1- 7. 38 Phần 2:Quá trình thiết kế và nguyên lý hoạt động 41 Tổng quan đề tài 2- 1. 41 Chức năng của hệ thống hẹn giờ cho thiết bị điện 2- 2. 42 Sơ đồ khối của hệ thống hẹn giờ cho thiết bị điện 2- 3. 42 Thiết kế chi tiết từng khối 2- 4. 43 Sơ đồ nguyên lý hệ thống hẹn giờ cho thiết bị điện 2- 5 48 Đề tài:Thiết kế hệ thống hẹn giờ cho thiết bị điện SVTH: Nguyễn Đình Tuấn 1 Đồ án mạch logic GVHD:Nguyễn Thị Minh LỜI NÓI ĐẦU rong những năm gần đây công nghệ vi điện tử phát triển rất T mạnh mẽ. Sự ra đời của các vi mạch cỡ lớn, cực lớn với giá thành giảm nhanh, khả năng lập trình ngày càng cao đã mang lại những thay đổi sâu sắc trong ngành kỹ thuật điện tử. Mạch số, ở những mức độ khác nhau đã và đang thâm nhập v ào tất cả các thiết bị điện tử thông dụng v à chuyên dụng. Vì vậy môn học: “Kỹ thuật số và mạch lôgic” sẽ giúp các sinh viên ngành điện tử tìm hiểu sâu sắc về điện tử số, nắm được những vấn đề cốt lõi, tăng cường năng lực giải quyết các v ấn đề kỹ thuật trong thực tế. Sau khi đã được học môn: “Kỹ thuật số v à mạch lôgic” v à được sự hướng dẫn của cô giáo Nguyễn Thị Minh em đã chọn đề tài: “Thiết kế hệ thống hẹn giờ cho thiết bị điện” làm đồ án môn học này. Với mục đích là v ận dụng được những kiến thức điện tử số đã được học vào thiết kế những bài toán ứng dụng thực tế. Trong quá trình thực hiện đồ án không tránh khỏi những sai sót, em rất mong nhận được sự góp ý chỉ bảo thêm của thầy cô v à bạn bè để có thể hoàn thiện hơn cho đề tài. Em xin chân thành cảm ơn cô giáo Nguyễn Thị Minh đã chỉ bảo tận tình trong quá trình th ực hiện đề tài này, cảm ơn tất cả mọi ý kiến đóng góp của thầy cô v à bạn bè. Sinh viên thực hiện ! Đề tài:Thiết kế hệ thống hẹn giờ cho thiết bị điện SVTH: Nguyễn Đình Tuấn 2 Đồ án mạch logic GVHD:Nguyễn Thị Minh ĐỒ ÁN THIẾT KẾ MẠCH LOGIC Đề tài: “Thiết kế hệ thống hẹn giờ cho thiết bị điện” Giáo viên hướng dẫn: Nguyễn Thị Minh Sinh viên thực hiện: Nguyễn Đình Tuấn Lớp: 46K-ĐTVT, Khoa Công Nghệ PH ẦN 1: CƠ SỞ LÝ THUYẾT ĐỀ TÀI 1- 1. Tổng quan về mạch số Các mạch xử lý tín hiệu chỉ ở mức cao và thấp gọi là m ạch số. Căn cứ vào đặc điểm và chức năng logic, chúng ta phân loại mạch số thành hai loại chính: mạch tổ hợp và mạch dãy. 1- 1.1. Mạch tổ hợp Là m ạch m à tín hiệu ra chỉ phụ thuộc vào tín hiệu v ào. Phương trình tín hiệu ra của mạch: Yj = fj( X1, X2, … Xn ); j = 1÷ m Trong m ạch có n đầu vào, m đầu ra. Các Xi (i = 1÷n ) là các tín hiệu vào, các tín hiệu Yj (j = 1÷ m) là tín hiệu ra. X = { X1, X2, ..., Xn } : Tập các tín hiệu vào. Y = { Y1, Y2, ..., Ym } : Tập hợp các tín hiệu ra. Lúc đó mô hình toán học hình 1.1,a được mô tả một cách tổng quát như hình 1.1,b. X1 Y1 X2 Y2 Mạch X Y Mạch X3 tổ Y3 tổ hợp . . hợp . . . . Xn Ym 1.1,a 1.1,b Hình 1.1: Mô hình toán học của mạch tổ hợp. 1- 1.2. Mạch dãy Đề tài:Thiết kế hệ thống hẹn giờ cho thiết bị điện SVTH: Nguyễn Đình Tuấn 3 Đồ án mạch logic GVHD:Nguyễn Thị Minh Là mạch có tín hiệu ra phụ thuộc không những vào tín hiệu vào mà còn phụ thuộc trạng thái trong của mạch, nghĩa là m ạch có lưu trữ, nhớ các trạng thái. Trong mạch dãy trạng thái đầu ra ổn định ở ...

Tài liệu được xem nhiều: