Giáo trình kỹ thuật số : Chương 7 part 3
Số trang: 11
Loại file: pdf
Dung lượng: 400.77 KB
Lượt xem: 16
Lượt tải: 0
Xem trước 2 trang đầu tiên của tài liệu này:
Thông tin tài liệu:
Ví dụ 7-8Sử dụng D-FF để thiết kế bộ đếm MOD-5PRESENT C 0 0 0 0 1 1 1 1 B 0 0 1 1 0 0 1 1 A 0 1 0 1 0 1 0 1 C 0 0 0 1 0 0 0 0 NEXT B 0 1 1 0 0 0 0 0 A 1 0 1 0 0 0 0 0 DC DB DA 0 0 0 1 x x x x 0 1 x x 0 0 x x 1 x 1 x 0 x 0 x61Ví dụ 7-8Xác định giá trị các ngõ...
Nội dung trích xuất từ tài liệu:
Giáo trình kỹ thuật số : Chương 7 part 3 Ví dụ 7-8Sử dụng D-FF để thiết kế bộ đếm MOD-5 PRESENT NEXT C B A C B A DC DB DA 0 0 0 0 0 1 0 0 1 0 0 1 0 1 0 0 1 x 0 1 0 0 1 1 0 x 1 0 1 1 1 0 0 1 x x 1 0 0 0 0 0 x 0 0 1 0 1 0 0 0 x 0 x 1 1 0 0 0 0 x x 0 1 1 1 0 0 0 x x x 61 Ví dụ 7-8Xác định giá trị các ngõ vào D 62 31 Ví dụ 7-8Sơ đồ mạch 63 Mạch thanh ghi tích hợpThanh ghi có thể được phân loại dựa vàocách dữ liệu được đưa vào và cách mà dữliệu được lấy ra: Parallel in/parallel out (PIPO) Serial in/serial out (SISO) Parallel in/serial out (PISO) Serial in/parallel out (SIPO) 64 32 Mạch thanh ghi tích hợpVào song song, ra song song : Parallel in MSB LSB 1 0 1 0 1 1 0 1 1 0 1 0 1 1 0 1 Parallel outIC 74174 và 74178 65 PIPO – 74ALS174/74HC17474ALS174/74HC174 Thanh ghi 6 bit D5, D0: ngõ vào song song Q5, Q0: ngõ ra song songDữ liệu được đưa vào thanh ghi theo cạnhdương của xung clockMaster reset có thể reset tất cả các FFsmột cách độc lập với xung clock 66 33 PIPO – 74ALS174/74HC174 67 PIPO – 74ALS174/74HC17474ALS174 được sử dụng để làm bộ thànhghi dịch 68 34 Mạch thanh ghi tích hợp Vào nối tiếp, ra nối tiếp:Serial In Serial out 1 0 1 0 1 1 0 1 …0 1… …1 0… IC 4731B 69 SISO - 4731B 70 35 Mạch thanh ghi tích hợpVào song song, ra nối tiếp: Parallel In MSB LSB 1 0 1 0 1 1 0 1 Serial Out 1 0 1 0 1 1 0 1 …1 0…IC 74165,74LS165,74HC165 71 PISO - 74HC16574HC165 Thanh ghi 8 bit Dữ liệu nối tiếp được đưa vào DS Dữ liệu song song không đồng bộ được đưa vào qua P0 - P7 Chỉ có ngõ ra Q7 được sử dụngCP là ngõ vào xung clockCP INH ngõ vào ngăn xung clockSH/LD ngõ vào load dữ liệu 72 36 PISO - 74HC165 73 Mạch thanh ghi tích hợpVào nối tiếp, ra song song: MSB LSB Parallel out 1 0 1 0 1 1 0 1Serial In 1 0 1 0 1 1 0 1 …0 1…IC 74164,74LS164,74HC164 74 37 SIPO –74ALS164/74HC16474ALS164 Chứa thanh ghi dịch 8 bit A và B là hai ngõ vào của một cổng AND, ngõ ra của cổnf AND là đầu vào nối tiếp.Quá trình dịch xảy ra khi có cạnh âm củaxung clock 75 IC 74ALS164 76 38 Ví dụ IC 74ALS164 77 Thanh ghi dịch 3684 368 36 3Ví dụ về thanhghi dịch trongmáy tính ...
Nội dung trích xuất từ tài liệu:
Giáo trình kỹ thuật số : Chương 7 part 3 Ví dụ 7-8Sử dụng D-FF để thiết kế bộ đếm MOD-5 PRESENT NEXT C B A C B A DC DB DA 0 0 0 0 0 1 0 0 1 0 0 1 0 1 0 0 1 x 0 1 0 0 1 1 0 x 1 0 1 1 1 0 0 1 x x 1 0 0 0 0 0 x 0 0 1 0 1 0 0 0 x 0 x 1 1 0 0 0 0 x x 0 1 1 1 0 0 0 x x x 61 Ví dụ 7-8Xác định giá trị các ngõ vào D 62 31 Ví dụ 7-8Sơ đồ mạch 63 Mạch thanh ghi tích hợpThanh ghi có thể được phân loại dựa vàocách dữ liệu được đưa vào và cách mà dữliệu được lấy ra: Parallel in/parallel out (PIPO) Serial in/serial out (SISO) Parallel in/serial out (PISO) Serial in/parallel out (SIPO) 64 32 Mạch thanh ghi tích hợpVào song song, ra song song : Parallel in MSB LSB 1 0 1 0 1 1 0 1 1 0 1 0 1 1 0 1 Parallel outIC 74174 và 74178 65 PIPO – 74ALS174/74HC17474ALS174/74HC174 Thanh ghi 6 bit D5, D0: ngõ vào song song Q5, Q0: ngõ ra song songDữ liệu được đưa vào thanh ghi theo cạnhdương của xung clockMaster reset có thể reset tất cả các FFsmột cách độc lập với xung clock 66 33 PIPO – 74ALS174/74HC174 67 PIPO – 74ALS174/74HC17474ALS174 được sử dụng để làm bộ thànhghi dịch 68 34 Mạch thanh ghi tích hợp Vào nối tiếp, ra nối tiếp:Serial In Serial out 1 0 1 0 1 1 0 1 …0 1… …1 0… IC 4731B 69 SISO - 4731B 70 35 Mạch thanh ghi tích hợpVào song song, ra nối tiếp: Parallel In MSB LSB 1 0 1 0 1 1 0 1 Serial Out 1 0 1 0 1 1 0 1 …1 0…IC 74165,74LS165,74HC165 71 PISO - 74HC16574HC165 Thanh ghi 8 bit Dữ liệu nối tiếp được đưa vào DS Dữ liệu song song không đồng bộ được đưa vào qua P0 - P7 Chỉ có ngõ ra Q7 được sử dụngCP là ngõ vào xung clockCP INH ngõ vào ngăn xung clockSH/LD ngõ vào load dữ liệu 72 36 PISO - 74HC165 73 Mạch thanh ghi tích hợpVào nối tiếp, ra song song: MSB LSB Parallel out 1 0 1 0 1 1 0 1Serial In 1 0 1 0 1 1 0 1 …0 1…IC 74164,74LS164,74HC164 74 37 SIPO –74ALS164/74HC16474ALS164 Chứa thanh ghi dịch 8 bit A và B là hai ngõ vào của một cổng AND, ngõ ra của cổnf AND là đầu vào nối tiếp.Quá trình dịch xảy ra khi có cạnh âm củaxung clock 75 IC 74ALS164 76 38 Ví dụ IC 74ALS164 77 Thanh ghi dịch 3684 368 36 3Ví dụ về thanhghi dịch trongmáy tính ...
Tìm kiếm theo từ khóa liên quan:
Kỹ thuật số phép toán giữa biến logic kĩ thuật điện tử giáo trình kĩ thuật điện tử bài giảng kĩ thuật điện tửGợi ý tài liệu liên quan:
-
Phương pháp Xử lý ảnh bằng kỹ thuật số: Phần 1
92 trang 101 0 0 -
29 trang 98 0 0
-
Luận văn: Xây dựng mô hình điều khiển động cơ DC servo bằng vi điều khiển
85 trang 96 0 0 -
115 trang 89 1 0
-
161 trang 78 0 0
-
Giáo trình Xử lý số tín hiệu (Digital signal processing): Phần 1
95 trang 66 1 0 -
27 trang 58 0 0
-
408 trang 55 0 0
-
Ứng dụng mô hình thông tin BIM trong dự án trạm biến áp và đường dây truyền tải điện
13 trang 52 0 0 -
Đề thi học kì 1 môn Kỹ thuật số năm 2020-2021 có đáp án - Trường ĐH Sư Phạm Kỹ Thuật TP.HCM
9 trang 49 0 0 -
Bài tập và hướng dẫn giải bài tập lập trình PLC S7-300
89 trang 45 0 0 -
13 trang 39 0 0
-
Nghiên cứu sự chấp nhận sách điện tử - Ebook của sinh viên tại Việt Nam
13 trang 38 0 0 -
Đề cương chi tiết học phần Kỹ thuật số
11 trang 35 0 0 -
20 tips chụp ảnh kỹ thuật số phần 2
40 trang 35 0 0 -
Tổng luận Tổng quan chính sách đổi mới sáng tạo kỹ thuật số
50 trang 35 0 0 -
2 trang 35 0 0
-
5 trang 34 0 0
-
Bàn về năng lực cán bộ thông tin trong thời đại cách mạng công nghiệp 4.0
17 trang 34 0 0 -
Giáo trình Thực hành kỹ thuật số: Phần 2
168 trang 33 0 0