Danh mục

Giáo trình thiết kế thiết bị bán dẫn chứa các mạch logic điện tử có khả năng xử lý dữ liệu p2

Số trang: 11      Loại file: pdf      Dung lượng: 259.56 KB      Lượt xem: 5      Lượt tải: 0    
10.10.2023

Xem trước 2 trang đầu tiên của tài liệu này:

Thông tin tài liệu:

Tham khảo tài liệu giáo trình thiết kế thiết bị bán dẫn chứa các mạch logic điện tử có khả năng xử lý dữ liệu p2, kỹ thuật - công nghệ, điện - điện tử phục vụ nhu cầu học tập, nghiên cứu và làm việc hiệu quả
Nội dung trích xuất từ tài liệu:
Giáo trình thiết kế thiết bị bán dẫn chứa các mạch logic điện tử có khả năng xử lý dữ liệu p2 12LUAÂÄN VAÊN TOÁT NGHIEÄP Toaøn boä caùc tín hieäu cuûa 8085 coù theå ñuôïc phaân thaønh 6 nhoùm: (1) Tuyeán ñòa chæ (2) Tuyeán döõ lieäu (3) Caùc tín hieäu traïng thaùi vaø ñieàu khieån (4) Nguoàn cung caáp vaø caùc tín hieäu taàn soá (5) Caùc ngaét vaø caùc tín hieäu taàn soá (6) Caùc coång I/O noái tieáp +5V GND 1 2 40 20 X1 X2 Vcc Vss Serial SID 5 28 A15 I/O 4 SOD High Outer Ports Address Bus TRAP 6 21 A8 RST 7.5 7 RST 6.5 8 RST 5.5 9 10 Interrupts INTR 8085 19 AD7 and Externally Multiplexed Initiated Address/Data Bus Signals READY 35 12 AD0 39 HOLD 36 30 ALE RESET IN 29 S0 33 S1 Control 34 IO/M and 32 RD Status Signals 31 WR 11 INTA 18 HLDA 21 21 RESET CLK OUT OUT Hình 3: caùc nhoùm hoaït ñoäng cuûa 8085 I.1.1.2. Caáu truùc beân trong 8085: 8085ù bao goàm ñôn vò logic vaø soá hoïc ALU (Arithmetic and Logic Unit),ñôn vò ñònh thôøi vaø ñieàu khieån (Timing and Control Unit) , boä giaûi maõ vaø thanhghi leänh (Instruction Register and Decoder), daõy thanh ghi ( Register Array),ñieàu khieån ngaét (Interrupt Control) vaø ñieàu khieån I/O noái tieáp (Serial I/O Control)(xem hình 4). 13 LUAÂÄN VAÊN TOÁT NGHIEÄP INTA RST 6.5 TRAP SID INTR RST 5.5 RST 7.5 SOD Interrupt Control Serial I/O Control 8 Bit Internal Data Bus Instruction Accumulater Temp. Reg. Multiplexer Register (8) (8) (8) (8) (8) W Z Temp. Reg. ...

Tài liệu được xem nhiều: