Danh mục

Thiết kế mạch số dùng HDL-Chương 2: Thiết kế mạch luận lý tổ hợp

Số trang: 64      Loại file: pdf      Dung lượng: 597.22 KB      Lượt xem: 9      Lượt tải: 0    
Hoai.2512

Hỗ trợ phí lưu trữ khi tải xuống: 37,000 VND Tải xuống file đầy đủ (64 trang) 0

Báo xấu

Xem trước 7 trang đầu tiên của tài liệu này:

Thông tin tài liệu:

On_Set của một hàm Boole là tập hợp cácđỉnh hàm eerinmà tại đó khẳng định (đúng)On_Set = {x:x Bn and f(x) = 1}Off của hàm Engin• Off_Set một Boole là tập hợp cácđỉnh mà tại đó hàm không khẳng định (sai)ter EOff_Set = {x:x Bn and f(x) = 0}• Don’t_care_Set là tập hợp các đỉnh mà tại đókhông quan tâm đến giá trị hàm
Nội dung trích xuất từ tài liệu:
Thiết kế mạch số dùng HDL-Chương 2: Thiết kế mạch luận lý tổ hợpdce 2009 Thiết kế mạch số dùng HDL dùng HDL Chương 2: Thiết kế mạch luận lý tổ hợp Nội dung chínhComputer Engineering 2009 • Luận lý tổ hợp và đại số Boole • Qui tắc tối giản đại số Boole gi đạ Boole • Biểu diễn mạch luận lý tổ hợp • Đơn giản hóa biểu thức Boole • Glitch và Hazard • Các khối cơ bản cho thiết kế luận lý Advanced Digital Design with the Verilog HDL – 2 ©2009, Pham Quoc Cuong chapter 2 Nội dung chínhComputer Engineering 2009 • Luận lý tổ hợp và đại số Boole • Qui tắc tối giản đại số Boole gi đạ Boole • Biểu diễn mạch luận lý tổ hợp • Đơn giản hóa biểu thức Boole • Glitch và Hazard • Các khối cơ bản cho thiết kế luận lý Advanced Digital Design with the Verilog HDL – 3 ©2009, Pham Quoc Cuong chapter 2 Mạch tổ hợp – mạch tuần tựComputer Engineering 2009 • Combinational circuit a y1  Trạng thái ngõ ra của b Combinational y2 mạch tại thời điểm t chỉ c phụ thuộc vào trạng thái Logic y3 d ngõ vào ngõ vào tại thời điểm t th • Sequential circuit  Trạng thái ngõ ra phụ thái ngõ ra ph a y1 thuộc vào “lịch sử” ngõ b Sequential ra và ngõ vào hiện tai y2 c Circuit y3 Advanced Digital Design with the Verilog HDL – 4 ©2009, Pham Quoc Cuong chapter 2 Điện áp nguồnComputer Engineering 2009 • GND = 0V • Năm 1980 VDD = 5V 1980 5V • VDD ngày càng giảm trong các bộ xử lý hiện đạ đại  VDD cao làm hư các Transistor  VDD thấp tiết kiệm năng lượng • VDD = 3.3, 2.5, 1.8, 1.5, 1.2, 1.0,… Advanced Digital Design with the Verilog HDL – 5 ©2009, Pham Quoc Cuong chapter 2 TransistorComputer Engineering 2009 • nMos • pMos Advanced Digital Design with the Verilog HDL – 6 ©2009, Pham Quoc Cuong chapter 2 Công nghệ CMOSComputer Engineering 2009 nMos • Complementary metal- ...

Tài liệu được xem nhiều: