Bài giảng Thiết kế logic số: Lecture 3.2 - TS. Hoàng Văn Phúc
Số trang: 42
Loại file: pdf
Dung lượng: 1.52 MB
Lượt xem: 10
Lượt tải: 0
Xem trước 5 trang đầu tiên của tài liệu này:
Thông tin tài liệu:
Bài giảng Thiết kế logic số: Lecture 3.2 trình bày về "Cấu trúc FPGA". Nội dung cụ thể của chương này gồm có: Nhắc lại bài trước: Cấu trúc FPGA, qui trình thiết kế hệ thống số trên FPGA, các ví dụ thiết kế.
Nội dung trích xuất từ tài liệu:
Bài giảng Thiết kế logic số: Lecture 3.2 - TS. Hoàng Văn PhúcThiết kế logic số(VLSI design)TS. Hoàng Văn PhúcBộ môn KT Xung Số-Vi xử lý11/2014https://sites.google.com/site/phucvlsi/teachingNội dung Nhắc lại bài trước: Cấu trúc FPGA Qui trình thiết kế hệ thống số trên FPGA Các ví dụ thiết kế Thời lượng: 06 tiết2Nhắc lại về FPGA: Cấu trúc cơ bảnIO_PADLOGIC BLOCKLOGIC BLOCKIO_PADIO_PADIP_COREs, RAM,ROM...…………………..…………………..LOGIC BLOCKLOGIC BLOCKInterconnectwiresIO_PADLOGIC BLOCK…………………..LOGIC BLOCK……………….……………….………………IO_PADLOGIC BLOCK…………………..IO_PADIO_PADLOGIC BLOCK…………………..IO_PADIO_PADLOGIC BLOCKIO_PADIO_PADIO_PAD3Tái cấu hình cho FPGASRAM-based:- Hoạt động phụ thuộc nguồn điện cung cấp- Khả năng tái cấu trúc linh hoạt- Cho phép thực hiện các thiết kế lớn4Hoạt động của FPGANgười dùng ghi giá trị vào bộ nhớcấu hình (configuration memory)để định chức năng hệ thống: Kết nối giữa CLBs và I/O cells Mạch logic cần thực thi trênCLBs Các khối I/O• Thay đổi nội dung bộ nhớ cấu hình Thay đổi chức năng hệ thống• Việc thay đổi có thể thực hiện khi mạch đang chạy (run-timeconfiguration) Tính toán tái cấu hình (RC: reconfigurable computing)5
Nội dung trích xuất từ tài liệu:
Bài giảng Thiết kế logic số: Lecture 3.2 - TS. Hoàng Văn PhúcThiết kế logic số(VLSI design)TS. Hoàng Văn PhúcBộ môn KT Xung Số-Vi xử lý11/2014https://sites.google.com/site/phucvlsi/teachingNội dung Nhắc lại bài trước: Cấu trúc FPGA Qui trình thiết kế hệ thống số trên FPGA Các ví dụ thiết kế Thời lượng: 06 tiết2Nhắc lại về FPGA: Cấu trúc cơ bảnIO_PADLOGIC BLOCKLOGIC BLOCKIO_PADIO_PADIP_COREs, RAM,ROM...…………………..…………………..LOGIC BLOCKLOGIC BLOCKInterconnectwiresIO_PADLOGIC BLOCK…………………..LOGIC BLOCK……………….……………….………………IO_PADLOGIC BLOCK…………………..IO_PADIO_PADLOGIC BLOCK…………………..IO_PADIO_PADLOGIC BLOCKIO_PADIO_PADIO_PAD3Tái cấu hình cho FPGASRAM-based:- Hoạt động phụ thuộc nguồn điện cung cấp- Khả năng tái cấu trúc linh hoạt- Cho phép thực hiện các thiết kế lớn4Hoạt động của FPGANgười dùng ghi giá trị vào bộ nhớcấu hình (configuration memory)để định chức năng hệ thống: Kết nối giữa CLBs và I/O cells Mạch logic cần thực thi trênCLBs Các khối I/O• Thay đổi nội dung bộ nhớ cấu hình Thay đổi chức năng hệ thống• Việc thay đổi có thể thực hiện khi mạch đang chạy (run-timeconfiguration) Tính toán tái cấu hình (RC: reconfigurable computing)5
Tìm kiếm theo từ khóa liên quan:
Bài giảng Thiết kế logic số Thiết kế logic số Tái cấu hình cho FPGA Hoạt động của FPGA Kiến trúc của Configurable Logic BlocksGợi ý tài liệu liên quan:
-
Bài giảng Thiết kế logic số (VLSI design): Chương 4.3 - Trịnh Quang Kiên
22 trang 49 0 0 -
Giáo trình Thực hành thiết kế logic số: Phụ lục
70 trang 45 0 0 -
Giáo trình Thiết kế logic số: Phần 1
312 trang 26 0 0 -
Bài giảng Thiết kế logic số: Lecture 2.1 - TS. Hoàng Văn Phúc
36 trang 18 0 0 -
Bài giảng Thiết kế logic số: Lecture 4.2 - TS. Hoàng Văn Phúc
22 trang 18 0 0 -
Bài giảng Nhập môn mạch số: Chương 4 - Hà Lê Hoài Trung
49 trang 18 0 0 -
Giáo trình Thực hành thiết kế logic số: Bài 1
14 trang 18 0 0 -
Bài giảng Nhập môn mạch số: Chương 5 - Hà Lê Hoài Trung
34 trang 17 0 0 -
Giáo trình Thực hành thiết kế logic số: Bài 3
10 trang 17 0 0 -
Bài giảng Thiết kế logic số: Lecture 1 - TS. Hoàng Văn Phúc
45 trang 17 0 0