Danh mục

Bài giảng Thiết kế logic số (VLSI design): Chương 4.2 - Trịnh Quang Kiên

Số trang: 23      Loại file: pptx      Dung lượng: 571.10 KB      Lượt xem: 16      Lượt tải: 0    
Hoai.2512

Xem trước 0 trang đầu tiên của tài liệu này:

Thông tin tài liệu:

Bài giảng Thiết kế logic số (VLSI design): Chương 4.2 giúp bạn đọc nắm được kiến trúc tổng quan và kiến trúc Xilinx FPGA, biết được quy trình thiết kế trên FPGA Xilinx ISE. Mời các bạn cùng tham khảo để nắm bắt các nội dung chi tiết.
Nội dung trích xuất từ tài liệu:
Bài giảng Thiết kế logic số (VLSI design): Chương 4.2 - Trịnh Quang Kiên Thiếtkếlogicsố (VLSIdesign)BộmônKTXung,số,VXLquangkien82@gmail.comhttps://sites.google.com/site/bmvixuly/thietkelogicso08/2012 Mụcđích&nộidung • Mụcđích • KiếntrúctổngquanvàKiếntrúcXilinxFPGA • QuytrìnhthiếtkếtrênFPGAXilinxISE • Nộidung • IOBuffer • Interconnect • DedicatedMultiplier • DedicatedblockRAM • DCM • QuytrìnhthiếtkếtrênFPGA • Vídụkhốicộng • VídụkhốichiatầnChươngIV:ThiếtkếmạchsốtrênFPGAquangkien82@gmail.com 2/16 CarrychainChươngIV:ThiếtkếmạchsốtrênFPGAquangkien82@gmail.com 3/16 CarrychainChươngIV:ThiếtkếmạchsốtrênFPGAquangkien82@gmail.com 4/16 ArithmeticchainChươngIV:ThiếtkếmạchsốtrênFPGAquangkien82@gmail.com 5/16 IOBChươngIV:ThiếtkếmạchsốtrênFPGAquangkien82@gmail.com 6/16 IOBDelayBlockChươngIV:ThiếtkếmạchsốtrênFPGAquangkien82@gmail.com 7/16 IOBDelayBlockChươngIV:ThiếtkếmạchsốtrênFPGAquangkien82@gmail.com 8/16 IOBDDRChươngIV:ThiếtkếmạchsốtrênFPGAquangkien82@gmail.com 9/16 InterconnectSwitchmatrixChươngIV:ThiếtkếmạchsốtrênFPGAquangkien82@gmail.com 10/16 Interconnectlines Longlines HexlinesChươngIV:ThiếtkếmạchsốtrênFPGAquangkien82@gmail.com 11/16 Interconnectlines Doublelines DirectlinesChươngIV:ThiếtkếmạchsốtrênFPGAquangkien82@gmail.com 12/16 BlockRAMChươngIV:ThiếtkếmạchsốtrênFPGAquangkien82@gmail.com 13/16 DistributedRAMChươngIV:ThiếtkếmạchsốtrênFPGAquangkien82@gmail.com 14/16 DistributedRAMChươngIV:ThiếtkếmạchsốtrênFPGAquangkien82@gmail.com 15/16 Multiplier •Cấu hình 16K x 1 không có bit kiểm tra chẵn lẻ •Cấu hinhg 8K x2 không có bit kiểm tra chẵn lẻ •Cấu hình 4K x 4 không có bít kiểm tra chẵn lẻ •Cấu hình 2K x (8+1), có 1 bit kiểm tra chẵn lẻ •Cấu hình 1K x (16+2) với hai bit kiểm tra chẵn lẻ •Cấu hình 512 x (32+4) với 4 bit kiểm tra chẵn lẻ.ChươngIV:ThiếtkếmạchsốtrênFPGAquangkien82@gmail.com 16/16 MultiplierChươngIV:ThiếtkếmạchsốtrênFPGAquangkien82@gmail.com 17/16 MultiplierChươngIV:ThiếtkếmạchsốtrênFPGAquangkien82@gmail.com 18/16 MultiplierChươngIV:ThiếtkếmạchsốtrênFPGAquangkien82@gmail.com 19/16 Trắcnghiệm Câu1:VaitròcủaBlockRAMtrongFPGA: A. Sửdụngtrongcácthiếtkếđòihỏidunglượngkhốinhớlớn B. Sửdụngnhưcáckhốiđệmchoquátrìnhcộngnhânthườnggặptrongcác bàitoánDSP C. Sửdụngtrongcácthiếtkếđòihỏisựlinhđộngtrongcấutrúccủakhối RAM D. SửdụngtrongcáckhốinhớđòihỏitốcđộlàmviệcvớitốcđộcaoChươngIV:ThiếtkếmạchsốtrênFPGAquangkien82@gmail.com ...

Tài liệu được xem nhiều: