Bài giảng Digital system: Chương 7 - Trần Ngọc Thịnh
Số trang: 25
Loại file: pdf
Dung lượng: 1.56 MB
Lượt xem: 10
Lượt tải: 0
Xem trước 3 trang đầu tiên của tài liệu này:
Thông tin tài liệu:
Bài giảng "Digital system" Chương 7 - Mạch luận lý MSI, được biên soạn gồm các nội dung chính sau: Mạch giải mã; mạch mã hóa; mạch dồn kênh; mạch phân kênh. Mời các bạn cùng tham khảo!
Nội dung trích xuất từ tài liệu:
Bài giảng Digital system: Chương 7 - Trần Ngọc Thịnh Chương 7Mạch Luận Lý MSICO1009 Digital Systems – Chương 7: Mạch Luận Lý MSINội dung Mạch giải mã Mạch mã hóa Mạch dồn kênh Mạch phân kênh 2CO1009 Digital Systems – Chương 7: Mạch Luận Lý MSIDecoder Mạch giải mã được sử dụng khi cần tích cực một tín hiệu ngõ xuất hoặc một nhóm các ngõ xuất tương ứng với sự xảy ra đồng thời của một nhóm các tín hiệu ngõ nhập ▫ Ví dụ: một tập các ngõ nhập biểu diễn một số nhị phân, mạch giải mã chỉ tích cực ngõ xuất có vị trí tương ứng với giá trị thập phân của giá trị nhị phân của ngõ nhập. 3CO1009 Digital Systems – Chương 7: Mạch Luận Lý MSIDecoder Tuy nhiên, có nhiều bộ giải mã trong thực tế tích cực tín hiệu output được chọn ở mức thấp trong khi các output khác ở mức cao 4CO1009 Digital Systems – Chương 7: Mạch Luận Lý MSIDecoder – 74LS138 5CO1009 Digital Systems – Chương 7: Mạch Luận Lý MSIDecoder – 7442 6CO1009 Digital Systems – Chương 7: Mạch Luận Lý MSIDecoder 7CO1009 Digital Systems – Chương 7: Mạch Luận Lý MSIDecoder – BCD to 7-Segment 8CO1009 Digital Systems – Chương 7: Mạch Luận Lý MSIDecoder – BCD to 7-Segment 9CO1009 Digital Systems – Chương 7: Mạch Luận Lý MSIBài tập Thiết kế mạch luận lý tổ hợp để hiện thực mạch giải mã BCD thành đèn LED 7-đoạn 10CO1009 Digital Systems – Chương 7: Mạch Luận Lý MSIEncoder Most decoders accept an input code & produce a HIGH (or LOW) at one and only one output line. ▫ An encoder has a number of input lines, only one of which ▫ is activated at a given time. ▫ – A decoder identifies, recognizes, or detects a particular code. 11CO1009 Digital Systems – Chương 7: Mạch Luận Lý MSIEncoder – 74147 12CO1009 Digital Systems – Chương 7: Mạch Luận Lý MSIEncoder Ứng dụng sử dụng bộ mã hóa 13CO1009 Digital Systems – Chương 7: Mạch Luận Lý MSIMultiplexer (MUX) Tại một thời điểm, ngõ xuất sẽ được kết nối với một trong N ngõ nhập được chọn gọi là quá trình dồn kênh. ▫ Tên gọi khác của mạch dồn kênh là mạch chọn dữ liệu. 14CO1009 Digital Systems – Chương 7: Mạch Luận Lý MSIMUX Ví dụ 15CO1009 Digital Systems – Chương 7: Mạch Luận Lý MSIMUX 16CO1009 Digital Systems – Chương 7: Mạch Luận Lý MSIMUX – 74157 17CO1009 Digital Systems – Chương 7: Mạch Luận Lý MSIMUX – Ứng dụng Một mạch MUX có thể được sử dụng hiện thực một hàm luận lý được mô tả bằng bảng sự thật hoặc biểu thức đại số 18CO1009 Digital Systems – Chương 7: Mạch Luận Lý MSIMUX – Ứng dụng 19CO1009 Digital Systems – Chương 7: Mạch Luận Lý MSIMUX – Ứng dụng 20
Nội dung trích xuất từ tài liệu:
Bài giảng Digital system: Chương 7 - Trần Ngọc Thịnh Chương 7Mạch Luận Lý MSICO1009 Digital Systems – Chương 7: Mạch Luận Lý MSINội dung Mạch giải mã Mạch mã hóa Mạch dồn kênh Mạch phân kênh 2CO1009 Digital Systems – Chương 7: Mạch Luận Lý MSIDecoder Mạch giải mã được sử dụng khi cần tích cực một tín hiệu ngõ xuất hoặc một nhóm các ngõ xuất tương ứng với sự xảy ra đồng thời của một nhóm các tín hiệu ngõ nhập ▫ Ví dụ: một tập các ngõ nhập biểu diễn một số nhị phân, mạch giải mã chỉ tích cực ngõ xuất có vị trí tương ứng với giá trị thập phân của giá trị nhị phân của ngõ nhập. 3CO1009 Digital Systems – Chương 7: Mạch Luận Lý MSIDecoder Tuy nhiên, có nhiều bộ giải mã trong thực tế tích cực tín hiệu output được chọn ở mức thấp trong khi các output khác ở mức cao 4CO1009 Digital Systems – Chương 7: Mạch Luận Lý MSIDecoder – 74LS138 5CO1009 Digital Systems – Chương 7: Mạch Luận Lý MSIDecoder – 7442 6CO1009 Digital Systems – Chương 7: Mạch Luận Lý MSIDecoder 7CO1009 Digital Systems – Chương 7: Mạch Luận Lý MSIDecoder – BCD to 7-Segment 8CO1009 Digital Systems – Chương 7: Mạch Luận Lý MSIDecoder – BCD to 7-Segment 9CO1009 Digital Systems – Chương 7: Mạch Luận Lý MSIBài tập Thiết kế mạch luận lý tổ hợp để hiện thực mạch giải mã BCD thành đèn LED 7-đoạn 10CO1009 Digital Systems – Chương 7: Mạch Luận Lý MSIEncoder Most decoders accept an input code & produce a HIGH (or LOW) at one and only one output line. ▫ An encoder has a number of input lines, only one of which ▫ is activated at a given time. ▫ – A decoder identifies, recognizes, or detects a particular code. 11CO1009 Digital Systems – Chương 7: Mạch Luận Lý MSIEncoder – 74147 12CO1009 Digital Systems – Chương 7: Mạch Luận Lý MSIEncoder Ứng dụng sử dụng bộ mã hóa 13CO1009 Digital Systems – Chương 7: Mạch Luận Lý MSIMultiplexer (MUX) Tại một thời điểm, ngõ xuất sẽ được kết nối với một trong N ngõ nhập được chọn gọi là quá trình dồn kênh. ▫ Tên gọi khác của mạch dồn kênh là mạch chọn dữ liệu. 14CO1009 Digital Systems – Chương 7: Mạch Luận Lý MSIMUX Ví dụ 15CO1009 Digital Systems – Chương 7: Mạch Luận Lý MSIMUX 16CO1009 Digital Systems – Chương 7: Mạch Luận Lý MSIMUX – 74157 17CO1009 Digital Systems – Chương 7: Mạch Luận Lý MSIMUX – Ứng dụng Một mạch MUX có thể được sử dụng hiện thực một hàm luận lý được mô tả bằng bảng sự thật hoặc biểu thức đại số 18CO1009 Digital Systems – Chương 7: Mạch Luận Lý MSIMUX – Ứng dụng 19CO1009 Digital Systems – Chương 7: Mạch Luận Lý MSIMUX – Ứng dụng 20
Tìm kiếm theo từ khóa liên quan:
Bài giảng Digital system Hệ thống kỹ thuật số Digital system Mạch luận lý MSI Mạch phân kênh Mạch dồn kênh Thiết kế mạch khóa số điện tửGợi ý tài liệu liên quan:
-
Ngôn ngữ mô tả phần cứng verilog
26 trang 33 0 0 -
68 trang 28 0 0
-
Ngôn ngữ mô tả phần cứng verilog
24 trang 26 0 0 -
Thực hành kỹ thuật số - NXB Hà Nội
104 trang 26 0 0 -
Thiết kế mạch số với vhdl & verilog
86 trang 25 0 0 -
Bài giảng Digital system: Chương 6 - Trần Ngọc Thịnh
64 trang 25 0 0 -
Bài giảng Digital system: Chương 2 - Trần Ngọc Thịnh
54 trang 23 0 0 -
20 trang 22 0 0
-
BÀI GIẢNG THIẾT KẾ SỐ DÙNG NGÔN NGỮ MÔ TẢ PHẦN CỨNG
133 trang 21 0 0 -
Slides bài giảng verilog bằng tiếng anh
0 trang 21 0 0 -
Bài giảng Digital system: Chương 4 - Trần Ngọc Thịnh
34 trang 21 0 0 -
Bài giảng Digital system: Chương 1 - Trần Ngọc Thịnh
40 trang 20 0 0 -
Bài giảng Digital system: Chương 5 - Trần Ngọc Thịnh
77 trang 20 0 0 -
3 trang 19 0 0
-
Bài giảng Digital system: Chương 3 - Trần Ngọc Thịnh
62 trang 19 0 0 -
9 trang 19 0 0
-
Verilog HDL A guide to Digital Design, Synthesis
399 trang 19 0 0 -
Chuyển đổi số - xu hướng tất yếu trong thời đại cách mạng công nghiệp 4.0
5 trang 18 0 0 -
23 trang 18 0 0
-
Verilog code: some basic examples
29 trang 17 0 0